- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 12
丽水学院
课 程 设 计
题 目 彩灯循环控制器
指导教师 黄晓艳
院 系 计算机与信息工程学院
专 业 电子信息工程
班 级 电信062本
学 号 29
姓 名 葛龙辉
二〇〇九年 十月 二十八日
设计任务
1.1设计内容
设计一个16路彩灯循环控制器。
1.2 功能:
16路彩灯双向循环点亮,且频率连续可调和具有复位功能。
1.3 主要的技术指标:
1) 彩灯能够自动循环点亮
2) 彩灯循环在1-5Hz内连续可调
3) 控制电路具有16路输出
4) 电路具有复位功能
5) 彩灯能够双向循环
设计方案
根据总的功能和技术要求,把复杂的逻辑系统分解成若干个单元系统,每个单元电路由标准集成电路来组成。本电路图设计简单,可分为振荡电路、计数电路、译码电路、显示电路这四个模块。设计框图如图2-1所示。
计数电路
计数电路
译码电路
发光二级管显示电路
振
荡
电路
图2-1 彩灯循环控制器电路框图
2.1方案比较
方案1:
该电路由555定时器、同步十六进制加/减计数器74LS191和两片3线-8线译码器74LS138组成4线-16线译码器组成。该电路由555定时器产生脉冲信号,而且由555定时器构成的多谐振荡器调节彩灯循环点亮的频率。74LS191芯片只有一个时钟信号输入端,当CLK为上升沿时,计数器开始计数。管脚⑤控制循环彩灯的点亮方向,当U′/D为低电平时,计数器进行加法计数;当U′/D为高电平时,计数器进行减法计数。但此电路不能进行复位,在工作时可能使电路烧坏,故不选择此方案。电路图如图2-2所示。
图2-2 方案1电路图
方案2:
该电路是由555定时器、4位二进制双时钟同步加∕减计数器74LS193和两片3线-8线译码器74LS138组成4线-16线译码器组成。该电路由555定时器产生脉冲信号,且由555定时器构成的多谐振荡器调节彩灯循环点亮的频率。计数电路采用74LS193集成芯片。74LS193具有双时钟输入端,555定时器③脚输出端分别接到74LS193芯片的CPU和CPD端。当CPU为上升沿且CPD为高电平时,计数器进行加法计数,当CPD为上升沿且CPU为高电平时,计数器进行减法计数。当CLR为高电平时,计数器进行复位。译码器电路由两片3线-8线译码器74LS138组成4线-16线译码器组成。显示电路由于彩灯是一个接一个循环点亮,所以可以不接限流电阻。此方案能满足本设计的基本技术指标,故采用此电路设计方案。电路图如图2-3所示。
图2-3 方案2电路图
电路设计
3.1 时钟脉冲产生电路
用555定时器构成多谐振荡器,电路输出便得到一个周期性的矩形脉冲,其周期为: T=0.7(R1+2R)C ………………………(3-1)
用555定时器产生一个时钟脉冲,控制4位二进制双时钟同步加∕减计数器74LS193。彩灯的循环点亮,在周期为0.2s-1s内连续可调, 电阻值和电容值可设为:R1=10KΩ , R2=10KΩ ,R3=220K电位器 C1=4.7μF,R为R2和R3串联相加的值,
由公式(3-1)计算得:Tmin=0.0987s Tmax=1.5463s
下图为NE555芯片的引脚图。
图3-1 NE555引脚图
NE555引脚功能如下:
1地 GND 2触发3输出 4复位5控制电压 6门限(阈值) 7放电 8电源电压Vcc
时钟脉冲产生电路图如图3-2所示。
图3-2 时钟脉冲产生电路
3.2计数电路
计数器接收555定时器产生的时钟脉冲信号,对时钟脉冲计数,然后输出到译码器。计数电路图如图3-3所示。
图3-3计数电路
计数电路中采用的集成芯片为74LS193,74LS193是具有双时钟的可异步清零、可预置数的同步加∕减计数器,是4位二进制计数器。其逻辑符号如下图3-4所示。
图3-4 74LS193逻辑符号图
74LS193芯片功能说明:
异步清零。当清零端(CR)为高电平时,不管时钟端(CPd、CPu)状态如何,即可完成清零作用。
异步预置。为低电平时,不管时钟端(
您可能关注的文档
最近下载
- 第五单元草原牧歌——《父亲的草原母亲的河》课件2024-2025学年人音版(2024)初中音乐七年级上册.pptx VIP
- (2025秋新版)部编版八年级上册道德与法治《第三课共建网络美好家园》ppt课件.pptx
- NB-T11409-2023水电工程费用构成及概(估)算费用标准.pdf VIP
- 养鸡技术大全技术详略 - 畜牧.docx VIP
- 苏教版六年级上册《科学》全套教学课件(共531页PPT).pptx
- 湘科版2017版小学科学六年级【上册】全册教案详解.pdf VIP
- 宗教事务条例培训.pptx
- 慢性痛风性关节炎伴多发性痛风石一例并文献复习.pdf VIP
- 5.1 认识大数据 课件 粤教版(2019)高中信息技术必修1.pptx VIP
- 23J916-1 住宅排气道(一)图集.pdf VIP
文档评论(0)