陈嘉多媒体教学课件福州大学软件学院.pptVIP

陈嘉多媒体教学课件福州大学软件学院.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学习方法 作好课前预习 消化每次课的内容 积极提问 作好课后练习 第1章 导论 1.1 计算机系统结构的基本概念 推动计算机系统结构发展的关键技术 是计算机并行处理技术 位并行 CPU和I/O设备在一定程度上的并行 流水线单处理机系统 并行处理系统(向量计算机,阵列计算机) RISC计算机,数据流计算机 1.1.1 计算机系统的层次结构 2. 计算机系统结构、计算机组成与实现 计算机系统结构中并行性的发展 冯·诺依曼型计算机的特点 机器以运算器为中心 采用存储程序的思想 存储器按地址访问 由指令计数器指明要执行的指令在存储器中的地址 指令由操作码和操作数地址码两部分组成 数据以二进制编码 软件与硬件完全分开 冯·诺依曼型计算机的主要问题 机器以运算器为中心,使得低速的输入/输出和高速的运算只能串行执行 采用存储程序控制的思想,影响系统并行性 指令和数据混存于同一存储器中,指令可能被当作操作数一样被修改 存储器按地址访问,不适用于存储非线性数据结构 指令由操作码和地址码两部分组成,操作数并不表示它本身是何种数据类型,而是由操作码指出对何种数据类型的操作数进行操作 软件和硬件截然分开,硬件结构的完全固定,会使得无法更合理地进行软硬功能分配,因而难以优化系统结构的设计 1.1.2 计算机系统并行性的基本概念 1. 发展计算机系统并行性的技术途径 2. 并行性等级 (1)按计算机系统中执行程序的并行性划分 ① 指令内部并行 ② 指令之间并行 ③ 任务或进程之间并行 ④ 作业或程序之间并行 3. 计算机系统结构的分类 1.2 计算机性能评测 1.2.1 计算机性能评测的作用与分级 1.2.2 计算机的基本性能指标 【例1.3】 如果FP指令的比例为25%,其中,FPSQR占全部指令的比例为2%,FP操作的CPI为4,FPSQR操作的CPI为20,其他指令的平均CPI为1.33。现有两种改进方案,一种是把FPSQR操作的CPI减至2,另一种是把所有的FP操作的CPI减至2,试比较两种方案对系统性能的提高程度。 【例1.4】 用一台时钟频率为40MHz的处理机执行标准测试程序,程序含有的各类指令条数和各类指令的平均时钟周期数如下表所示。 1.3 并行计算机的发展 1.3.2 并行结构的发展 计算机性能 : 通常是指计算机的工作速度,它是程序执行时间的倒数。 计算机的性能不仅与计算机的硬件速度,而且与系统结构,程序和算法有关。 1. 性能评测的作用 (1)改进体系结构设计,提高机器的性能 (2)促进软/硬件结合,合理功能划分 (3)优化“结构—算法—应用”的最佳组合 (4)提高高性能计算机的使用效率 2. 性能评测的分级 (1)机器级性能评测 评测内容:  CPU的基本性能指标  存储器的基本性能指标  并行计算机的并行计算与通信的开销  并行计算机的可用性和好用性  机器的成本,价格与性价比 (2)算法级性能评测 评测目标: 评价算法的性能 并行算法的加速性能和可扩放性 (3)程序级性能评测 评测方法: 使用基准测试程序 基准测试程序的分类:  真实程序  核心程序  小测试程序  综合测试程序  测试程序组件 1. 单CPU性能 CPU时间 = CPU时钟周期数 × 时钟周期 CPU时间 = CPU时钟周期数 / 时钟频率 CPI = CPU时钟周期数 / IC CPU时间 = (IC*CPI) / 时钟频率 Ii / IC称为指令 i 的使用频度。 CPU的时钟周期数= CPU时间= ×时钟周期 2. 加速比 Sn = T0 / Tn Tn= T0 (1-Fe)+T0Fe/Se =T0(1-Fe+Fe/Se) Fe: 改进前可被改进部分的执行时间 相对T0的百分比 Se: 可被改进部分改进前执行时间 对改进后执行时间的比值 Sn = T0 / Tn =1/(1-Fe+Fe/Se) Se→∞,Sn=1/(1-Fe) 0≤Fe≤1,Se≥1 1/(1-Fe)>Sn ≥1 解:没有改进之前,系统的指令平均时钟周 期CPI为 采用方案A,CPIFPSQR=20降至    整个系统的指令平均时钟周期变为 采用方案B,CPIFP=4降至     , 整个系统的指令平均时钟周期变为 SA= = = = = = 1.22 SB= = = 1.33 方案B优于方案A 3. MIPS和MFLOPS MIPS : 表示每秒百万指令条数。 程序的执行时间Te为 MFLOPS : 表示每秒百万浮点操作次数。 4. 基准测试程序的执行时间 基准测试程序: 是为测试比较机器性

文档评论(0)

smashing + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档