JPEG2000中关键模块的VLSI设计.pdfVIP

  1. 1、本文档共78页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
表格索弓 图片索引 图1.1 JPEG2000编码和解码的块结构…………………………………………………………一3 图1.2 JPEG2000编码标准中的主要过程………………………………………………………。3 图1.3 对图像填充分量的划分及小波变换……………………………………………………….4 图1.4 传统ASIC设计流程………………………………………………………………………一7 图1.5 深压微米工艺下ASIC设计流程………………………………………………………….8 图1.6 速度、面积和功耗之间的相互联系图…………………………………………………….9 图1.7 流水线技术应用效果图…………………………………………………………………。10 图2.1 小波分解的提升格式………………………………………………………………………16 图2.2 5/3小波变换提升结构图…………………………………………………………………17 图2.3 9/7小波变换提升结构图…………………………………………………………………18 图2.4 对称延拓示意图…………………………………………………………………………。l8 图2.5 Lena图像小波变换前后对比图………………………………………………………….20 图2.6 Foreman图像小波变换前后对比图………………………………………………………20 图2.7 Word文字图像小波变换前后对比图……………………………………………………20 图2.8 基于提升结构的DWT的信号流图………………………………………………………23 图2.9 基于提升结构的9/7DWT的第一级硬件结构…………………………………………一23 图2.10移位相加处理单元和CSA加法器结构图………………………………………………24 图2.1l一维9/7离散小波变换的硬件结构………………………………………………………24 图2.12二维9/7离散小波变换系统框图…………………………………………………………25 图2.13系统控制顶层模块………………………………………………………………………一25 图2.14一维9/7离散小波变换顶层模块…………………………………………………………26 图2.15运算数据地址产生器顶层模块…………………………………………………………。26 图2.16小波变换多级分解状态机转换图…………………………………………………………27 图2.17总线交换器的顶层模块…………………………………………………………………一28 图2.18一维9/7离散小波变换功能测试波形(1)……………………………………………..29 图2.19一维9/7离散小波变换功能测试波形(2)…………………………………………….29 图2.20二维离散小波变换功能测试波形(1)……………………………………………………30 图2.2l二维离散小波变换功能测试波形(2)…………………………………………………30 AlteraDE2 1 图2.22 FPGA开发板…………………………………………………………………3 图2.23FPGA验证系统的编译报告………………………………………………………………32 图2.24SignalTaplI验证结果…………………………………………………………………….32 图2.25Modelsim仿真结果………………………………………………………………………..32 图3.1 EBCOTTierl编码器结构…………………………………………………………………33 图3.2 位平面的图解及编码扫描方式…………………………………………………………..33 图3.3 显著性的定义………………………………………………………………………………34 图3.4 相邻系数状态的定义……………………………………………………………………一34 图3.5 样本跳过加速方案示意图………………………………………………………………..38 图3.6 条带和其中4个样本系数的相邻状态…………………………………………………。40 图3.7 样本条带并行BPC的流水线结构图…………………………………………………….43 图3.8 样本条带并行BPC的VLSI结构框图…………………………………………………~44

您可能关注的文档

文档评论(0)

hp20083 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档