以太网MII接口型简介1.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
以太网MII接口类型简介 Page PAGE22,Total NUMPAGES 22 第 PAGE 22页,共 NUMPAGES 22页 目 录 TOC \o 1-3 \h \z \u 1 概述 6 2 MII 6 3 RMII 12 4 SMII 14 5 SSMII 15 6 SSSMII(S3MII) 16 7 GMII 18 8 RGMII 20 9 SGMII 22 10 TBI 23 11 RTBI 24 表目录 TOC \h \z \t 表号,1 表1 MII接口信号列表 6 表2 RMII信号列表 13 表3 SMII接口信号描述 14 表4 SSMII接口列表 16 表5 SSSMII接口列表 17 表6 GMII接口描述 18 表7 RGMII接口列表 21 表8 RGMII接口列表 22 表9 TBI接口列表 23 表10 RTBI接口列表 24 以太网MII接口类型简介 关键词:以太网、MII、GMII、SMII 摘 要:本文档对RMII、SMII、SSMII、S3MII、GMII、RGMII、SGMII、TBI、RTBI等多种以太网的MAC与PHY层之间的媒介无关接口(MII)做了简要的介绍。 缩略语清单: 缩略语 英文全名 中文解释 MII Media Independent Interface 媒介无关接口 RMII reduced MII 简化媒介无关接口 SMII serial MII 串行媒介无关接口 SSMII serial sync MII 串行同步媒介无关接口 S3MII SOURCE SYNCHRONOUS SMII (SSSMII) INTERFACE 源同步SMII接口 GMII Gigabit Media Independent Interface 千兆以太网媒体无关接口 RGMII Reduced GMII 简化千兆以太网媒介无关接口 SGMII Serial GMII 串行千兆以太网媒介无关接口 TBI Ten bit interface 十比特接口 RTBI Reduced TBI 简化十比特接口 概述 随着宽带数据业务的飞速普及,数据产品的端口速率及端口密度也大大提升,于是以太网的MAC与PHY层之间的媒介无关接口(MII)也在不断简化,推陈出新,多种多样,基于此,本文简要介绍了以太网的PHY与MAC层之间的各种接口特征,包括RMII、SMII、SSMII、S3MII、GMII、RGMII、SGMII、TBI、RTBI等多种以太网接口。 MII MII接口兼容10/100M以太网,由于占用管脚数太多,主要应用早期的设备接口中,在一般的高密度(8口)端口PHY以及MAC/switch 芯片中已经很少使用。 MII接口用4根数据线来传送数据,在传送100M数据时,时钟为25M,而在传送10M数据时,时钟降低到2.5M,这样实现了10M/100M的兼容。 MII接口信号 MII接口信号列表 信号 I/O(以MAC侧为主) 电平 描述 备注 TX_CLK I LVTTL 发送时钟,100Mbps时为25MHz,10Mbps时为2.5MHz TX_ER O LVTTL 发送错误,指示发送的数据是错误的phy可以将其丢弃 TX_EN O LVTTL 发送使能,表示当该信号有效时发送的数据是有效的 TX_D[3:0] O LVTTL 发送数据 RX_CLK I LVTTL 接收时钟,100Mbps时为25MHz,10Mbps时为2.5MHz RX_ER I LVTTL 接收错误,指示发送的数据是错误的phy可以将其丢弃 RX_DV I LVTTL 接收数据有效 RXD[3:0] I LVTTL 接收数据 CRS I LVTTL 载体检测 COL I LVTTL 冲突检测 MII时序关系如下所示在: MII 100BASE-T时序关系: MII 10BASE-T时序关系: 注:以上时序图均为参考BCM5221(PHY)芯片资料 RMII RMII(reduced MII)接口收发的数据位宽为2bit,因此管脚数目大为减少,在高密端口PHY中应用较多,但是由于其是MAC和PHY共用一个参考时钟CLKREF,接口之间的距离不能太远。 在100M以太网速率时,信号接受端芯片在每个时钟周期都要采样一次TXD[1:0]上的数据。 在10M速率时,发送方向:PHY侧每隔10个时钟周期采样一次TXD[1:0]上的数据,而MAC层发送的每个数据会在TXD[1:0]上保留10个时钟周期。接收方向:MAC层每隔10个时钟周期采样一次RXD[1:0]上的数

文档评论(0)

jyf123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6153235235000003

1亿VIP精品文档

相关文档