- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第11章 触发器和时序逻辑电路;基本RS触发器;§ 11.2 寄存器 ;四位数码寄存器;由4D集成电路74LS175
组成4位二进制数寄存器;数码寄存器;11.2.2移位寄存器;右移移位寄存器;时序图;左移移位寄存器;循环移位寄存器;既具有串行输入又具有并行输入的移位寄存器;集成电路双向移位寄存器 (74LS194);Q0 Q1 Q2 Q3 ;§ 11.3 计数器;11.3.1二进制计数器;4位二进制加法计数器状态转换表;1. 异步二进制加法计数器;用D触发器 将一个时钟进行2分频.;用4个维—阻型J-K触发器组成
4位异步二进制加法计数器;4位异步二进制加法计数器;n位异步二进制加法计数器由n个计数型触发器构成;当低位触发器由0→1时,向高位送去借位信号, 使高位触发器翻转。;1J;3. 同步二进制加法计数器;分析状态转换表,找出控制规律:;Q;同步二进制加法计数器;4位同步二进制加法计数器;同步二进制计数器的组成规律;同步计数器的特点;11.3.2 十进制计数器;异步十进制加法计数器设计
(用下降沿触发的维—阻型J-K触发器);异步十进制加法计数器设计
(用下降沿触发的维—阻型J-K触发器);R ;异步十进制加法计数器
(用下降沿触发的维—阻型J-K触发器);2. 同步十进制加法计数器;11.3.3计数器分析;2. 再列写状态转换表,分析其状态转换过程。;CP;任意进制计数器的分析;2. 再列写状态转换表,分析其状态转换过程:;Q2;数字集成电路计数器;11.4数字集成电路计数器;74LS161逻辑功能表;74161 时序图 ;任意(N)进制计数器; 例如, 用74LS161芯片构成十进制计数器,
因为N=10,其对应的二进制代码为1010,将输出端Q3和Q1通过与非门接至74LS161的复位端 ,实现N值反馈清零法。
;2) 预置数法;3) 进位输出置最小数法
进位输出置最小数法是利用芯片的预置控制端 和进位输
出端CO,将CO端输出经非门送到 端,令预置输入端D3D2
D1D0输入最小数M对应的二进制数,最小数M=24-N。
例如, 九进制计数器N=9, 对应的最小数M=24-9=7,
(7)10=(0111)2,相应的预置输入端D3D2D1D0=0111,并且令
=CTP=CTT=“1”,电路如图(a)所示,对应状态图如图
(b)所示,从0111~1111共九个有效状态。 ;进位输出置最小数法构成九进制计数器(同步预置)
(a) 构成电路; (b) 计数过程(即状态图);2. 集成计数器74LS90 (国产T4290)的逻辑结构及功能;74LS90的功能(计数功能);S9(2);2. 74LS90的应用举例;CPA QD QC QB QA
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
;(2) 用一片74LS90组成六进制计数器;总结: 用一片74LS90设计N进制计数器的一般方法;练习2: 下图是几进制计数器?;练习3: 九进制计数器如何设计?;(3) 用2片74LS90组成100进制计数器;QD QC QB QA;(4) 用2片74LS90组成24进制计数器;用2片74LS90组成24进制计数器;;QD QC QB QA
文档评论(0)