简易数字信号传输性能分析仪论文毕业论文(设计).docVIP

  • 36
  • 0
  • 约2.29万字
  • 约 28页
  • 2019-07-27 发布于江西
  • 举报

简易数字信号传输性能分析仪论文毕业论文(设计).doc

PAGE PAGE I 简易数字信号传输性能分析仪(E题) 摘 要 通信的根本任务是传递信息,准确地传输数字信号是数字通信的一个极其重要的环节。数字信号在传输过程中会受到各种信号的干扰,而本数字信号分析仪就是为了实现数字信号传输性能测试。本分析仪由CPLD产生数字信号,其时钟信号由MCU控制,为模拟数字信号的传输信道而制作了截止频率分别为100kHz、200kHz、500kHz的低通滤波器,同时通过CPLD产生一个伪随机信号来模拟数字信号传输中的噪声,加法器将经过滤波器滤波之后的数字信号和伪随机噪声信号相加,相加之后的信号作为数字分析电路的输入信号,然后通过数字分析电路产生输出信号和此信号的同步信号,然后用示波器显示数字信号的眼图,通过对眼图的观察,分析数字信号的传输性能。实测结果表明,本系统实现了题目基本部分的各项设计指标,扩展部分的大多数指标。 关键词:数字信号 传输 滤波 噪声 眼图 目 录 TOC \o 1-3 \h \z \u 1系统方案 5 1.1 数字信号发生器的论证与选择 5 1.2 低通滤波器的论证与选择 5 1.3 伪随机信号发生器的论证与选择 5 1.4 信号合成模块的论证与选择 6 1.5 数字分析模块的论证与选择 6 2系统理论分析与计算 7 2.1 m序列数字信号 7 2.1.1 数字信号发生器部分的m序列的产生 7 2.1.2 伪随机信号发生器部分的m序列的产生 7 2.2 低通滤波器设计 7 2.2.1 芯片选择 7 2.2.2 二阶参数计算 7 2.2.3 四阶参数 8 2.3 同步信号提取 9 2.4 眼图显示 9 2.4.1 眼图形成原理 9 2.4.2 眼图显示方法 9 3电路与程序设计 10 3.1 单元电路设计 10 3.1.1 单元框图 10 3.1.2 信号发生器单元设计 10 3.1.3 伪噪声信号产生单元设计 11 3.1.4 滤波器单元设计 12 3.1.5 加法器单元设计 14 3.1.6 数字信号分析单元设计 15 4 测试结果 15 4.1 测试条件与仪器 15 4.2 测试结果及分析 16 4.2.1 基本要求部分 16 4.2.2 发挥部分 18 4.2.3 测试分析与结论 19 参考文献 19 附录1:电路原理图 20 附录2:源程序 21 PAGE PAGE 16 1系统方案 本系统主要由数字信号发生器模块、低通滤波器模块、伪随机信号发生器模块、信号合成模块、数字信号分析模块,下面分别论证这几个模块的选择。 1.1 数字信号发生器的论证与选择 方案一:采用数字逻辑芯片实现n级线性移位寄存器发生器和其他门电路来产生m序列。此法硬件电路简单,成本低廉,但电路连线较多,工程量大,且电路产生的数字信号效果较差; 方案二:采用matlab仿真和单片机编程实现m序列输出。利用matlab计算出m序列,然后用单片机周期性输出该序列。此法几乎不需要额外的硬件电路,但m序列的计算难度稍大; 方案三:采用基于FPGA/CPLD的模块电路实现。利用FPGA/CPLD生成n级高速线性移位寄存器发生器和辅助逻辑电路来产生m序列。这种方法实现方法简单,便于仿真和设计,可以在短时间内设计完成,优势突出; 综合以上三种方案,选择设计方案三。 1.2 低通滤波器的论证与选择 方案一:采用无源LC滤波器实现。电路结构简单,容易实现,但其实际幅频特性不理想,增益控制较难; 方案二:由RC元件与运算放大器组成低通滤波器,可用在信息处理、数据传输、抑制干扰等方面,但因受运算放大器频带限制,这类滤波器主要用于低频范围。具有理想幅频特性的滤波器是很难实现的,只能用实际的幅频特性去逼近理想的。一般来说,滤波器的幅频特性越好,其相频特性越差,反之亦然。滤波器的阶数越高,幅频特性衰减的速率越快,但RC网络的节数越多,元件参数计算越繁琐,电路调试越困难; 方案三:采用极低噪声、高频有源滤波器集成电路芯片,其电路具有外围电路简单,幅频特性好,精度高等优点。可选用的高频滤波芯片有LT1568、LTC6256、LTC1560等芯片,其中LT1568是一款超低噪声的高频滤波模块,采用不同电阻值可以实现截止频率100kHz到10MHz的低通滤波器; 综合以上三种方案,选择方案二。 1.3 伪随机信号发生器的论证与选择 由于此部分和数字信号发生器部分的结构相似,故选择CPLD与数字信号发生器模块同时实现,以节约资源,降级能耗。 1.4 信号合成模块的论证与选择 方案一:采用集成运放组成反相

文档评论(0)

1亿VIP精品文档

相关文档