课件:EMI滤波器的防护设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
这个试验仅对电源线的高端进行,干扰串联在电源线上,因此是一种差模干扰。共模性的干扰对设备的影响体现在其它试验中,CS114和RS103。 注意:在CE102和CS101之间存在着26dB的差别,这绝不是富裕量。因为,CE102仅是对单台设备提出的限制,整个电网上会有多台设备,这些设备发射的干扰叠加起来会接近CS101的值。 剪裁:根据实际电网的情况修改。 滤波器高频性能差 滤波器高频性能好 无滤波 高频滤波性能的重要性 辐射发射 高度扫描天线杆 天线 金属地板 转台上的受试件 辐射发射测量 电源滤波器 屏蔽机箱 信号滤波器 辐射发射的对策 电源线上的对策 在电源线入口处安装高频性能良好的滤波器 信号电缆对策一 平衡电路: ~ ~ V = 0 信号电缆对策二 屏蔽电缆: 信号电缆对策三 共模扼流圈: ZCM VN 信号电缆对策四 滤波电容: 信号滤波器:允许有用信号无衰减通过,同时大大衰减电磁骚扰. 电源滤波器:允许直流,50Hz,400Hz等的电源功率无衰减通过,同时大大衰减经电源传入的电磁骚扰,保护设备免受其害.同时,抑制设备产生的电磁骚扰,防止进入电网,其额定电压高, 额定电流大,并且要能够承受瞬时大电流的冲击,在使用中必须考虑源端及负载端的端接阻抗对滤波性能的影响,还必须结合接地技术与屏蔽措施,才能达到良好的抑制效果. 三端电容的正确使用 接地点要求: 1 干净地 2 与机箱或其它较大 的金属件射频搭接 ? ? 电磁兼容性设计特点 与传统设计不同,电磁兼容性设 计的手段?方法和指标要求并不具有明确的数值关系.有时经验和试验比理论分析更具有价值. 谢谢大家,欢迎指导! THANK YOU SUCCESS * * 可编辑 这个试验仅对电源线的高端进行,干扰串联在电源线上,因此是一种差模干扰。共模性的干扰对设备的影响体现在其它试验中,CS114和RS103。 注意:在CE102和CS101之间存在着26dB的差别,这绝不是富裕量。因为,CE102仅是对单台设备提出的限制,整个电网上会有多台设备,这些设备发射的干扰叠加起来会接近CS101的值。 剪裁:根据实际电网的情况修改。 这个试验仅对电源线的高端进行,干扰串联在电源线上,因此是一种差模干扰。共模性的干扰对设备的影响体现在其它试验中,CS114和RS103。 注意:在CE102和CS101之间存在着26dB的差别,这绝不是富裕量。因为,CE102仅是对单台设备提出的限制,整个电网上会有多台设备,这些设备发射的干扰叠加起来会接近CS101的值。 剪裁:根据实际电网的情况修改。 这个试验仅对电源线的高端进行,干扰串联在电源线上,因此是一种差模干扰。共模性的干扰对设备的影响体现在其它试验中,CS114和RS103。 注意:在CE102和CS101之间存在着26dB的差别,这绝不是富裕量。因为,CE102仅是对单台设备提出的限制,整个电网上会有多台设备,这些设备发射的干扰叠加起来会接近CS101的值。 剪裁:根据实际电网的情况修改。 这个试验仅对电源线的高端进行,干扰串联在电源线上,因此是一种差模干扰。共模性的干扰对设备的影响体现在其它试验中,CS114和RS103。 注意:在CE102和CS101之间存在着26dB的差别,这绝不是富裕量。因为,CE102仅是对单台设备提出的限制,整个电网上会有多台设备,这些设备发射的干扰叠加起来会接近CS101的值。 剪裁:根据实际电网的情况修改。 EMC测试结果举例 THANK YOU SUCCESS * * 可编辑 电源线传导骚扰抑制 开关电源必须加电源滤波器。它的主要作用是抑制5MHz开关电源所产生的高次谐波。 电源线上加铁氧体磁环。一方面可抑制电源线内的高频共模传导骚扰;另外一方面,能减小通过视盘机电源线辐射出去的骚扰能量。 设计解码板时应注意: 1.电源线尽可能靠近地线,以减小差模辐射的环面积。 2.时钟线、信号线也尽可能靠近地线,并且走线不要过长,以减小回路的环面积。 3.高速逻辑电路应靠近连接器边缘,低速逻辑电路和存储器则应布置在远离连接器处,中速逻辑电路则布置在高速逻辑电路和低速逻辑电路之间。 4.电路板上的印制线宽度不要突变,拐角应采用圆弧形,不要直角或尖角。 5.对CMOS逻辑器件一般要安装一个1000pF的去耦电容,其位置尽可能地靠近并联在器件的电源和接地管脚。 6.采用多层板,如四层板。由于多层板具有极低的分布源阻抗,更能避免共阻抗耦合,且提供屏蔽。 7.板上和机壳的接地不能用细的导线,接地导线要短而粗,最好用铜柱。 DC/DC 滤波器 滤波器 保证通过CE102 减小电源纹波 即使

文档评论(0)

iuad + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档