四级流水线数字信号处理器核的设计.pdfVIP

四级流水线数字信号处理器核的设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
processor, and is also of reference value to the design of the float operation components. KEY WORDS: DSP, data path, floating-point, Two-Path Algorithm, Booth algorithm, Wallace tree, shift register 5 图片目录 图 1 DSP 30 年来规模、RAM 、速度的变化 3 图 2 DSP 30 年来工艺、价格、功耗的变化 4 图 3 Walkie-Talkie 项目整体框图 8 图 4 DSP 核在Walkie-Talkie 项目中具体工作描述 9 图 5 DSP 内核基本结构 10 图 6 MAC 各个子模块之间连接关系图 11 图 7 Booth 乘法器结构 13 图 8 4-2 压缩器电路结构 14 图 9 Wallace 树结构 14 图 10 基-4Booth 乘法器电路 15 图 11 ALU 各个子模块之间连接关系 15 图 12 进位选择加法器框图 16 图 13 进位选择加法器电路图 17 图 14 DIVS 操作框图 18 图 15 DIVQ 操作框图 18 图 16 移位器结构框图 19 图 17 DSP 堆栈关系图 21 图 18 PC 堆栈电路结构图 22 图 19 计算单元寄存器阵列结构 23 图 20 程序跳转指令 25 图 21 定时器结构框图 26 图 22 中断控制器 27 图 23 标准的HDL 验证流程 28 图 24 软硬件协同仿真过程 30 图 25 IIR 滤波器结构框图 31 图 26 matlab 与DSP 仿真输出结果比较 35 图 27 分支跳转指令集仿真结果1 43 图 28 分支跳转指令集仿真结果2 43 8 图 29 改进后的PC 堆栈电路 44 图 30 FPGA 逻辑单元内部结构图 45 图 31 DSP 核FPGA 验证系统框图 47 图 32 Synplify 综合结果 48 图 33 Quartus II 布局布线结果 49 9 表格目录 表 1 基4 Booth 编码真值表 12 表 2 程序跳转时流水线操作 24 表 3 芯片实测性能与设计值比较 49 10 符号说明 DSP Digital Signal Pro

文档评论(0)

hp20083 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档