软件评测师知识点整理(根据大纲设计)2015.doc

软件评测师知识点整理(根据大纲设计)2015.doc

实用标准文档 文案大全 软件评测师知识点整理(根据大纲)2015 目录 第一篇 理 论 篇 第1章 软件测试概论 1.1 概述 1.2 国内外现状 1.3 软件测试与软件项目的关系 1.4 软件测试的发展趋势 1.5 第三方测试 第2章 软件测试基础 2.1 软件测试与软件质量 2.2 软件测试目的 2.3 软件测试原则 2.4 软件测试对象 2.5 软件测试分类 2.6 软件测试过程模型 2.7 软件生命周期测试策略 2.8 软件失效分类与管理 2.9 白盒测试 2.10 黑盒测试 2.11 自动化测试 第3章 软件质量与评价(软件测试标准) 3.1 质量的定义 3.2 测度与度量 3.3 软件质量模型 3.4 标准的发展 3.5 GB/T 18905产品评价 3.6 GB/T 16260.1产品质量 3.7 软件测试国家标准 第4章 软件测试过程与管理 4.1 软件测试过程 4.2 评价过程的特性 4.3 评价过程 4.4 评价与生存周期的关系 4.5 评价过程的要求 4.6 配置管理 4.7 测试的组织与人员 4.8 软件测试风险分析 4.9 软件测试的成本管理 第二篇 测试技术 第5章 黑盒测试案例设计技术 …… 第6章 白盒测试技术 第7章 面向对象的软件测试技术 第8章 应用负载压力测试 第9章 Web应用测试 第10章 网络测试 第11章 安全测试与评估 第12章 兼容性测试 第13章 标准符合性测试 第14章 易用性测试 第15章 可靠性测试 第16章 文档测试 第三篇 测试案例 第17章 功能测试 第18章 白盒测试 第19章 数据库测试 第20章 负载压力测试及故障 附录 测试工具介绍 一、计算机系统构成及硬件基础知识(科 1 大纲 1.1) 计算机系统各组成部分的基本概念及存储器等内容的出题频率比较高 有关存储器的容量计算和系统可靠性的计算等需要重点掌握 1、计算机体系结构分类、按 Flynn、冯氏分类 Flynn 分类:指令流、数据流、多倍性三方面进行分类。 单指令流单数据流(SISD) :控制器 1、处理器 1 主存模块 1 单指令多数据流(SIMD) :控制器 1、处理器 N 主存模块 N 多指令流单数据流(MISD) :没有这种计算机 多指令流多数据流(MIMD) :控制器 N、处理器 N 主存模块 N 代表:多计算机 冯氏:以计算机系统在单位时间内所能够处理的最大二进制位数分类。 处理机 运算器和控制器组成中央处理器 CPU。 运算器负责完成算术、逻辑运算功能。通常由 ALU(算术逻辑单元) 、寄存器、多路转换器、数据总线组成。 (2)控制器负责方位程序指令,进行指令译码,并协调其他设备。 控制器通常由程序计数器(PC)、指令寄存器、指令译码器、状态/ 条件寄存器、时序发生器、微操作信号发生器组成。 程序计数器,也叫 IP(EIP) (PC) ,用来存储下一条指令的地址。可以通过 call,jmp 等跳转指令间接改变,可以用 Move, push 等读出其值,但是不可写(程序员可以访问) 指令寄存器 (IR ) 用来保存当前正在执行的一条指令。 当执行一条指令时, 先把它从内存取到内存数据寄存器 (MDR) 中, 然后再传送至 IR。指令寄存器的位数取决于指令的子长。对用户是透明的,用户不能访问。 指令译码器:对当前指令进行译码 状态/条件寄存器:保存在计算过程中的状态和条件 定时与控制电路 PLA:产生各种微操作控制信号。 标志寄存器 FR:记录运算器重要状态或特征。 专用寄存器:有特定功能和用途,例如程序计数器,标志寄存器都为专用寄存器 通用寄存器:存放运算中间结果。存取数据—用户 (3)主存与 CPU 之间的硬连接: 主存与 CPU 的硬连接有三组连线:地址总线(AB) 、数据总线(DB)和控制总线(CB) 。把主存 看作一个黑盒子,存储器地址寄存器(MAR)和存储器数据寄存器(MDR)是主存和 CPU 之间的接口。MAR 可以接收由程序 计数器(PC)的指令地址或来自运算器的操作数的地址,以确定要访问的单元。MDR 是向主存写入数据或从主存读出数据 的缓冲部件。MAR 和 MDR 从功能上看属于主存,但通常放在 CPU 内。 CPU 特性: 指令周期:取出并执行一条指令所需的时间,也称机器周期 总线周期:指从 CPU 存储器或 I/O 端口存取一个字节所需的时间,也称为主振周期 时钟周期:指 CPU 处理动作的最小单位,通常我们说的 I5,2.6GHZ (处理一个动作花费 1/2.6GHZ) 关系:一个指令周期可以划分为一个或多个总线周期,一个总线周期又可以划分为几个时钟

文档评论(0)

1亿VIP精品文档

相关文档