EDA实验引脚锁定表.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验引脚锁定表 主板FPGA型号:EP2C35F 1 时钟连接 CLK1→M1 CLK2→B12 2 主板与“6位HEX译码输出”数码管显示板连接 数码管1 数码管2 数码管3 数码管4 数码管5 数码管6 D1→A18 D2→C14 D3→D16 D4→C17 D5→AB8 D6→AB18 C1→A17 C2→B20 C3→E14 C4→C18 C5→AB9 C6→AB19 B1→A16 B2→B19 B3→E15 B4→D14 B5→AB10 B6→AB20 A1→A15 A2→B18 A3→F12 A4→D15 A5→AB11 A6→AB7 表中DX、CX、BX、AX是数码管4位数据,对应连接的是FPGA引脚号。用10芯排线将主板的“JK1”、“JK2”等3个相邻的插座与“6位HEX译码输出”数码管显示板的对应3个插座连接起来。 3 主板与“发光管显示模块(底板上)”连接 插座 引脚 J6 D1 D2 D3 D4 D5 D6 D7 D8 JK4 U3 H3 C7 C13 K20 U20 Y13 Y7 表中D1—D8是8个发光2极管,对应连接的是FPGA引脚号。用10芯排线将主板的“JK4”与底板的“J6”连接起来。 4 主板与“高低电平输出控制开关(底板上)” 模块连接 插座 引脚 J7 L1 L2 L3 L4 L5 L6 L7 L8 JK5 Y10 Y16 R20 G20 P3 F4 C10 C16 表中L1—L8是8个单刀双掷开关,对应连接的是FPGA引脚号。用10芯排线将主板的“JK5”与底板的“J7”连接起来。 5 主板与“模数转换模块”连接 插座 引脚 J2 CLK EOC ENA(OE) START ALE ADDC ADDB ADDA JK6 A3 A4 A5 A6 A7 A8 A9 A10 表中前面是“模数转换模块”板“J2”插座信号,后面是主板“JK6” 插座信号,用10芯排线连接。 插座 引脚 J3 D7 D6 D5 D4 D3 D2 D1 D0 JK7 A11 B4 B5 B6 B7 B8 B9 B10 表中前面是“模数转换模块”板“J3”插座信号,后面是主板“JK7” 插座信号,用10芯排线连接。 实验1: 组合电路设计(教材P124,5-1) 实验2:设计含异步清零和同步时钟使能的加法计数器(教材P125,5-3) 实验3:用原理图输入法设计较复杂数字系统(P126 5-5) 实验4:8位10进制频率计(P191 7-2) 实验五:ADC0809采样控制电路的实现(教材P219 8-2) 实验6:移位相加硬件乘法器设计(P310 10-1) 实验七:直流电机PWM控制实验(P400 13-4)

文档评论(0)

yuguanyin2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档