- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 1
《EDA技术实用教程》实验报告
实验一 、7段数码显示译码器
一、实验目的
(1) 熟悉QuartusⅡ软件应用环境,了解实验流程。
(2) 编写简单的VHDL代码,并在QuartusⅡ中进行调试和验证,并在EDA6000中下载代码和验证。
(3) 学习7段数码显示译码器的设计。
二、实验原理
7段数码管是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能做十进制BCD译码,然而数字系统中的处理和运算都是二进制,所以输出表达都是十六进制的,为了满足十六进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。本实验中的7段译码管输出信号LED7S的7位分别接数码管的7个段,高位在左,低位在右。
三、实验仪器
南京伟福实业有限公司生产 EDA2000/6000试验仪
EDA6000相关软件和试验仪连接线和ByteBlaster[MV]连接线
四、实验步骤与结果
1、创建文件夹并编辑设计文件
在D盘中创建文件夹取名ex4。打开QuartusⅡ,选择菜单File中New。在New窗口中的Device Design File中选择语言类型VHDL File。在该编译窗口中键入本实验程序。将其保存在D盘的ex4文件夹里。文件名与实体名一致,类型为vhd。
程序如下
LIBRARY IEEE ;
USE IEEE.STD_LOGIC_1164.ALL ;
ENTITY DecL7S IS
PORT ( A : IN STD_LOGIC_VECTOR(3 DOWNTO 0) ;
LED7S : OUT STD_LOGIC_VECTOR(6 DOWNTO 0) ) ;
END ;
ARCHITECTURE one OF DecL7S IS
BEGIN
PROCESS( A )
BEGIN
CASE A(3 DOWNTO 0) IS
WHEN 0000 = LED7S = 0111111 ; -- X3F0
WHEN 0001 = LED7S = 0000110 ; -- X061
WHEN 0010 = LED7S = 1011011 ; -- X5B2
WHEN 0011 = LED7S = 1001111 ; -- X4F3
WHEN 0100 = LED7S = 1100110 ; -- X664
WHEN 0101 = LED7S = 1101101 ; -- X6D5
WHEN 0110 = LED7S = 1111101 ; -- X7D6
WHEN 0111 = LED7S = 0000111 ; -- X077
WHEN 1000 = LED7S = 1111111 ; -- X7F8
WHEN 1001 = LED7S = 1101111 ; -- X6F9
WHEN OTHERS = NULL ;
END CASE ;
END PROCESS ;
END ;
2、创建工程
(1)选择菜单File中New Project Wizard命令,在如下“工程设置”对话框中单击右侧“…”按钮,找到文件夹D:\ex4,选中已存盘的ex4.vhd的文件。
单击Next,将与工程有关的文件加入此工程。
(2) 选择仿真器和综合器类型。都选默认的None。
(3) 选择目标芯片ACEX1K系列的EP1K30TC144-3,如下:
(4) 工具设置。这里默认使用QuartusⅡ自含的所有设计工具。
(5)结束设置。
3、编译前设置
(1)选择FPGA目标芯片。(创建工程时已选定)
(2)选择配置器件的工作方式。单击Device Pin Options按钮,选择General项。设置如下:
(3)选择配置器件和编程方式。
(4)选择输出设置。
(5) 选择目标闲置引脚的状态。
4、全程编译
选择Processing菜单中的Start Compilation项,启动全程编译。如下:
5、时序仿真
(1)打开波形编辑器。选择菜单File中的New项,选择Vector Waveform File,单击OK,即出现空白的波形编辑器。
(2)设置仿真时间区域。在Edit菜单中选择End Time项,在弹出的Time栏中输入50,单位是μm,单击OK即可。
(3)波形文件存盘。选择Fil
文档评论(0)