- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本课程由电子科大成都学院计算机系制作 。您对教学和教材有何意见,请与作者联系:LFQ501@ Page ? * 本课件由罗福强设计 HELP:LFQ501@ 第7章 系统总线 计算机组成原理 第6章 系统总线 总体要求 掌握系统总线的功能、特性以及分类,了解常见的几种总线标准。 了解系统总线的设计要素,理解总线带宽、总线宽度、总线频率、总线结构、总线时序控制和总线仲裁等基本概念及其对系统总线的意义。 学习重点: 掌握系统总线的功能、特性、分类; 掌握总线带宽、总线宽度、总线频率、总线时序控制和总线仲裁等基本概念。 第7章 系统总线 主要内容: 7.1系统总线概述 7.2 系统总线的设计 7.3 微型计算机的系统总线(略) 第7章 系统总线 7.1系统总线概述 7.1.1 系统总线的功能与特性 7.1.2 系统总线的分类 7.1.3 总线的标准化(略) 7.1.1 系统总线的功能与特性 1.系统总线的功能 (1)主存储器到CPU的传送(从存储器读取指令和数据) (2)CPU到主存储器的传送(将结果写入主存储器) (3)I/O设备到CPU的传送(从外部设备读取数据) (4)CPU到I/O设备的传送(向外部设备发送数据或命令) (5)I/O设备与主存储器的传送(外部设备通过硬件方式直接与主存储器交换数据) 2.系统总线的特性 (1)物理特性:即物理连接方式 (2)功能特性:包括地址总线、数据总线、控制总线 (3)电器特性:定义信号的传递方向及有效电平范围 (4)时间特性:规定总线上各信号有效的时序关系 7.1.2 系统总线的分类 1.总线按所处的位置分类 2.按功能分类 3.按时序控制方式分类 4.按数据传送格式分类 内总线 外总线 局部总线 系统总线 数据总线 地址总线 控制总线 同步总线 异步总线 扩展同步总线 并行总线 串行总线 7.1.3 总线的标准化 1.ISA总线:IBM1984年推出,又叫AT总线 2.EISA总线:1988年由Compaq等9家公司联合推出 3.VESA总线:1992年由60家板卡制造商联合推出 4.PCI总线:是由Intel公司推出 5.Compact PCI: 6.PCI-E总线:由Intel、AMD、DELL、IBM等20多家公司于2004正式推出 7.2 系统总线的设计 7.2.1 系统总线的带宽 7.2.2 系统总线的结构 7.2.3 总线的时序控制 7.2.4 总线的仲裁 7.2.1 系统总线的带宽 1. 总线带宽的决定因素 数据带宽=(总线频率×数据位宽)÷8,单位:MB/s 例:某总线在一个总线周期中并行传送 4个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,总线带宽是多少? 解:设总线带宽用Dr表示,总线时钟频率用F表示,总线时钟周期用T=1/F表示,一个总线周期传送的数据量用D表示,根据定义可得: Dr=D/T=D×(1/F)=D×F=4B×33×106/s=132MB/s 这样,总线的带宽应该不小于132MB/s。 2. 分时复用设计方案 优点:连线减少,成本降低、节约主板的布线空间; 缺点:降低了系统的速度,增加了系统连接的复杂度 7.2.2 系统总线的结构 1.单总线结构 2. 二总线结构 3.三总线结构 4. 高性能的多总线结构 5.I/O通道和I/O处理机 1.单总线结构 2. 二总线结构 3.三总线结构 4. 高性能的多总线结构 5.I/O通道和I/O处理机 7.2.3 总线的时序控制 1.同步控制总线 主要特征是以时钟周期为划分时间段的基准,CPU内部操作速度较快,通常选择较短的时钟周期。总线传送时间较长,占用多个CPU时钟周期。 2.异步控制总线 主要特征是没有统一的时钟周期划分,而是采用应答方式实现总线的传送操作,所需时间视需求而定 同步读操作的时序控制图 内存发出 CPU发出 CPU发出 内存请求 异步总线读操作时序 主设备发出 从设备发出 主同步信号 从同步信号 7.2.4 总线的仲裁 1.集中式总线仲裁:由总线控制器管理总线的使用 例如:在链式传送中,总线授权信号被依次传送到I/O设备。逻辑上离控制器最近的设备首先接收到信号,如果发送过总线请求,则接管总线,并停止授权信号继续往下传播;否则,则将授权信号传送给下一个设备,再重复相同过程,直到某个设备接管总线为止。 2.竞争式总线仲裁 当某个设备需要使用总线时,发出请求。所有的设备都监听总线请求信号,到一个总线周期结束时,各设备都能知道自己是否为优先级最高的设备,以及能否在下一个总线周期使用总线。 无总线申请时,总线仲裁信号(高电平)可以传送到所有的设备。当设备要使用总线时,它首先检测总线是否空闲,并且检测收到的总线仲裁信号(输入端)是否为高电平,如果是
原创力文档


文档评论(0)