《数字示波器》作品解析(赵茂泰).ppt

采用分离元件组成的步进延迟电路 采用专用大规模集成电路芯片组成的步进延迟电路 典型芯片之一:AD9500 主要特点: 最小Δt:10ps 内置DAC 采用ECL电路 采用分离元件组成的步进延迟电路 采用专用大规模集成电路芯片组成的步进延迟电路 AD9500的典型应用示例: 采用纯数字方法(参赛队普遍采用该方法) 设被测信号频率为10MHz,等效采样率为200MHz(5ns)。 则在顺序等效采样中,应取T=100ns,Δt=5ns 那么,……………… 上述过程可用FPGA实现,其工作时钟频率应为 200MHz 如果被测信号频率进一步提高,则FPGA的工作时钟频率也需要进一步提高。使该方法的应用有很大的限制。 2、随机等效采样方式 三、等效采样方式及实现 1、随机等效采样方式 采样时,也需要经过多次扫描,并且每次扫描的触发点是一致的。与顺序等效采样方式不同的是:每次扫描采集多个采样点,并且每次扫描的触发点与其后的第一个采样点之间的时间(t1、t2、t3 …)是随机的。 波形重组时,首先精确短时间t1、t2、t3 …,然后以触发点为基准,由计算机按时间先后的次序将数据重新排列,并写入显示存储器相应的地址单元中。 * * 《数字示波器》作品解析 一、题意分析 二、实时数字示波器的设计 三、等效采样方式及实现

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档