- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
;2;3;磁盘、磁带、光盘 ;存储特点; 5.1、存储器的层次结构;2.解决方案:;3. 存储系统的结构方式:;高;1) 通用寄存器组: 由触发器构成,处于CPU内部,为执行指令时能快速微指令提供数据,从而加快指令执行速度而设置,通常由几个、十几个、几十个寄存器组成,各种机器不等。特点:速度最快、容量最小、位价最高,但由于容量太小,并不被看成是独立的存储级。 2)主存: 是存储系统的核心,由半导体元器件构成,是计算机指令直接访问的存储器,任何程序运行前都必须装入主存储器。特点:速度较快、容量较大、位价适中。;3) 高速缓存(Cache): 为了平滑主存与CPU之间的速度之差,加速CPU访存的速度,在性能较好的计算机中,主存与CPU之间增设了一个缓冲存储器,其容量比通用寄存器组大得多,比主存小得多,速度接近CPU,位价介于寄存器与主存之间。 Cache与主存一起构成内存。
;●存储系统的特点;缓存;存储系统工作原理: 存储系统的工作主要体现在两个层次上:(1)Cache—主存层次: 计算机在运行程序访存时,有一段时间内集中访问一小片区域的倾向,即具有“程序运行的局限性”。根据这一特点,可以在计算机运行程序时,通过合理的调度将当前使用最多的一小段程序和数据放在Cache中,使 CPU大部分时间访问高速缓存Cache,只有个别的指令或数据从缓存中读不到,需要到主存去取。这样,从整体运行的效果分析,CPU访存速度最快,接近于Cache的速度,而寻址空间和位价却接近于主存。;程序运行的局部性原理:;(2)主存—辅存层次: 通过软硬件相结合的方法,在逻辑上扩大主存储容量的技术。 计算机在运行程序访存时,不是将它的全部内容调入,而是将即将要运行的部分调入内存并加以运行,后续运行且在外存的信息再主次调入或替换进主存,从而可以实现在小的内存上可以运行大的程序。使得用户感觉有很大的内存,实际不是,所以称为虚拟存储器。 虚拟存储器技术使得计算机具有外存大小的内存容量。;4.2 主存储器;2. 主存和 CPU 的联系; 高位字节 地??为字地址;(2) 存储速度;芯片容量;二、半导体存储芯片简介;;0,0;线选法:;;重合法:(矩阵译码结构);三、MOS随机存取存储器RAM:; 1. 静态 RAM (SRAM) ;六管静态存储元工作原理:;SRAM芯片内部结构:;A′;; (2) 静态 RAM 芯片举例;2114 RAM芯片结构; ② Intel 2114 RAM 矩阵 (64 × 64) 读;;;;;;;;;A3;;;;;;;;;;;2. 动态随机存储器DRAM;DD;三管动态DRAM读写工作原理;存储工作原理:
读出时:字线高电平使T导通。若Cs有电流(储存1),则可以从数据线上读出1;若Cs无电流(储存0),则可以从数据线上读出0。
写入时:字线高电平使T导通。若数据线上为高电平,经T管对Cs充电,存储1;若数据线上为低电平,则电容Cs经T管放电,使电容Cs无电荷存储0。
;单元;;1;;;;;;;;;结构特点:;;; (3) 动态 RAM 时序;举例:DRAM 2164A;DRAM2164引线图;主要引线;DRAM2164的读出过程;DRAM2164的写入过程 ;DRAM2164的刷新过程; (4) 动态 RAM 刷新;tC = tM + tR;③ 分散刷新与集中刷新相结合(异步刷新);三种刷新定时方式的特点:;举例:; 3. 动态 RAM 和静态 RAM 的比较; 四、只读存储器(ROM) ; 3. EPROM (多次性编程 ) ;…; 4. EEPROM (多次性编程 ) ; 用 1K × 4位 存储芯片组成 1K × 8位 的存储器; (2) 字扩展(增加存储字的数量);; 2. 存储器与 CPU 的连接 ;例:5.1 ;译码器和门电路逻辑符号:;例5.1 解: ;(3) 分配地址线;; 应用举例;译码器和门电路逻辑符号:;解:2、首先据题意画出地址空间分配图:; 1、选片:据译码方案选: 1片 8KX8 ROM 2片 8KX8 SRAM 1片 4KX8 SRAM较为合适。 3、分配地址线: 由于大部分采用了8K芯片,并且译码以8K为单位进行,因此确定高三位地址作为片选译码地址,其余13位地址作为片内地址。 对最高4K地址区的定位通过二级译码实现。 4、
您可能关注的文档
最近下载
- MSL防潮等级-J-STD-020(湿度敏感等级分类解说).docx VIP
- 湖北省襄阳市保康县第一中学2021年高一地理期末试题含解析.docx VIP
- 小学数学新苏教版三年级上册全册教案(2025秋新版).doc
- 202X年幼儿园安全教育主题班会 春风为伴 安全与我童行 课件PPT.pptx VIP
- 2025年高考化学二轮复习课件 第01讲 钠及其重要化合物.pdf VIP
- 危重症患者护理案例分析.docx VIP
- 2025年高考化学二轮复习课件 第03讲 镁、铝及其重要化合物.pdf VIP
- 2025年高考化学二轮复习课件 第03讲 氮及其重要化合物.pdf VIP
- 2025至2030爆炸物探测扫描仪行业发展趋势分析与未来投资战略咨询研究报告.docx
- 浙江省J12共同体联盟2024-2025学年九年级上学期期中语文试题(含答案).pdf VIP
文档评论(0)