- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字世界精彩无限;第四章; 第0章 绪论 ; 触发器
时序逻辑电路概述
时序逻辑电路分析方法
计算机中常用的时序逻辑电路;数字逻辑电路由两部分组成——
组合逻辑电路,简称组合电路。
时序逻辑电路,简称时序电路。 ;时序电路:时序电路某一时刻的输出不仅决定于该时刻的输入,还与前一时刻的状态有关。前一时刻的状态就是存储电路的输出。;§4-1 触发器(Flip-Flop);触发器?;触发器的分类;一、结构简单的基本RS触发器 ;2、电路原理;3、波形;4、功能描述;② 激励表(驱动表); ③ 次态方程(特征方程、特征表达式) ;0;5、应用电路—— 无震颤开关电路; 基本R-S触发器;在众多的触发器中,最基本的触发器就是基本R-S触发器
其余的触发器都是在它的基础上进一步改进和完善后形成的;二、时钟触发器 ;时钟脉冲控制触发器的工作特点:
由时钟脉冲确定状态转换的时刻(即何时转换?);
由输入信号确定触发器状态转换的方向(即如何转换?)。
;(一)钟控R-S触发器(同步R-S触发器);2、电路原理;3、波形;4、功能描述;R S Qn Qn+1
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 ×
1 1 1 ×;③ 特征方程(特征表达式,次态方程);0;?钟控R-S触发器与基本R-S触发器;?钟控R-S触发器;(二)时钟D触发器 ;2、电路原理;3、波形;4、功能描述; Qn Qn+1 D
0 0 0
0 1 1
1 0 0
1 1 1 ;③ 特征方程(特征表达式,次态方程);0;时钟D触发器;6 集成芯片
· 74LS373 8D锁存器
· 74LS374 8D触发器;?时钟D触发器与钟控R-S触发器;(三)时钟JK触发器 ;(三)时钟JK触发器 ;2、电路原理;3、波形;4、功能描述;J K Qn Qn+1
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 0;③ 特征方程(特征表达式,次态方程);逻辑功能描述;?时钟JK触发器与钟控R-S触发器;(四) JK触发器的特例—— 时钟T触发器 ;(四)时钟T触发器(T 触发器也称计数触发器);2、电路原理;3、功能描述; Qn Qn+1 T
0 0 0
0 1 1
1 0 1
1 1 0 ;③ 特征方程(特征表达式,次态方程);④ 状态图(状态转换图);(五) T触发器的特例—— 时钟T’触发器 ; ☆ 关键问题:电平(电位)触发
☆ 解决方案:改电平触发为边沿触发
;三、维持阻塞D触发器 ;P;CP=0:;Qn+1 = D;*四、主从JK触发器 ;五、负边沿JK触发器 ;负边沿JK触发器; 波形;例1 :;例2 :;我们常见的触发器主要有基本RS 触发器、D 锁存器、维持阻塞 D 触发器和边沿 JK 触发器。 ;(一) JK D 、T(T‘)、RS ;2、 JK T;3、 JK RS;转换前后触发方式不变;(二) D JK 、T(T‘)、RS ;2、 D T(T’);3、 D RS;(三) T JK 、D、RS ;2、 T D ;3、 T RS ;(四) RS JK、D、RS、T(T‘) ;Q;R;S=
文档评论(0)