- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章 可编程逻辑器件 第八章 可编程逻辑器件(PLD, Programmable Logic Device) 8.1 概述 一、PLD的基本特点 1. 数字集成电路从功能上有分为通用型、专用型两大类 2. PLD的特点:是一种按通用器件来生产,但逻辑功能是由用户通过对器件编程来设定的 二、PLD的发展和分类 PROM是最早的PLD PAL 可编程逻辑阵列 FPLA 现场可编程阵列逻辑 GAL 通用阵列逻辑 EPLD 可擦除的可编程逻辑器件 FPGA 现场可编程门阵列 ISP-PLD 在系统可编程的PLD 三、LSI中用的逻辑图符号 8.2 现场可编程逻辑阵列 FPLA 组合电路和时序电路结构的通用形式 8.2 FPLA 组合电路和时序电路结构的通用形式 8.3 PAL(Programmable Array Logic) 8.3.1 PAL的基本电路结构 一、基本结构形式 可编程“与”阵列+固定“或”阵列+输出电路 最简单的形式为: 二、编程单元 出厂时, 所有的交叉点均有熔丝 8.3.2 PAL的输出电路结构和反馈形式 一. 专用输出结构 二. 可编程输入/输出结构 三. 寄存器输出结构 四. 异或输出结构 五. 运算反馈结构 8.3.3 PAL的应用举例 8.4 通用逻辑阵列 GAL 8.4.1 电路结构形式 可编程“与”阵列 + 固定“或”阵列 + 可编程输出电路 OLMC 8.4.2 OLMC 8.4.3 GAL的输入和输出特性 GAL是一种较为理想的高输入阻抗器件 GAL输出缓冲级 8.5 可擦除的可编程逻辑阵列EPLD 一、结构特点 相当于 “与-或”阵列(PAL) + OLMC 二、采用EPROM工艺 集成度提高 8.7 现场可编程门阵列FPGA 一、基本结构 1. IOB 2. CLB 3. 互连资源 4. SRAM 分布式 每一位触发器控制一个编程点 二、编程数据的装载 8.8 在系统可编程通用数字开关(ispGDS) 8.9 PLD的编程 以上各种PLD均需离线进行编程操作,使用开发系统 一、开发系统 硬件:计算机+编程器 软件:开发环境(软件平台) VHDL, Verilog 真值表,方程式,电路逻辑图(Schematic) 状态转换图( FSM) 二、步骤 抽象(系统设计采用Top-Down的设计方法) 选定PLD 选定开发系统 编写源程序(或输入文件) 调试,运行仿真,产生下载文件 下载 测试 isp器件的编程接口(Lattice) 使用ispPLD的优点: 不再需要专用编程器 为硬件的软件化提供可能 为实现硬件的远程构建提供可能 数据可先放在EPROM或PC机中 通电后,自行启动FPGA内部的一个时序控制逻辑电路,将在EPROM中存放的数据读入FPGA的SRAM中 “装载”结束后,进入编程设定的工作状态 !!每次停电后,SRAM中数据消失 下次工作仍需重新装载 ispGDS22的结构框图 《数字电子技术基础》第五版 数字 系统 A0~An-1 W0 W(2n-1) D0 Dm 用途:产生组合逻辑电路 用途:组合逻辑电路, 有三态控制可实现总线连接 可将输出作输入用 用途:产生时序逻辑电路 时序逻辑电路 还可便于对“与-或”输出求反 时序逻辑电路 可产生A、B的十六种算术、逻辑运算 编程单元 采用E2CMOS 可改写 GAL16V8 数据选择器 内部有一些编程单元。如图8.4.3所示。其中第60行是 结构控制字。 GAL的结构控制字 OLMC工作模式的配置选择 (a) (a) 专用输入模式; (b) 专用输出模式; (c) 反馈给输出模式; (d) 时序电路中的组合模式; (e) 寄存器输出模式 1. IOB 2. CLB 3. 互连资源 4. SRAM 可以设置为输入/输出; 输入时可设置为:同步(经触发器) 异步(不经触发器) 本身包含了组合电路和触发器,可构成小的时序电路 将许多CLB组合起来,可形成大系统
您可能关注的文档
- 数字信号处理Chapter 6.ppt
- 数字信号处理实验5.doc
- 数字信号处理实验报告--滤波器设计.doc
- 数字信号处理15.ppt
- 数字信号处理复习A.ppt
- 数字信号处理实训:带通滤波器.doc
- 数字信号处理实验指导书2015.doc
- 数字信号处理实验讲义(修改版2016).doc
- 数字信号处理实验考试MATLAB笔记.doc
- 数字信号处理用窗函数法设计FIR数字滤波器第三次实验.doc
- 数字电子电路与逻辑 刘可文主编 第四章 集成逻辑门电路 答案.doc
- 数字电子电路与逻辑 刘可文主编 第五章 组合逻辑电路 答案.doc
- 数字电子电路与逻辑 刘可文主编 第七章 时序逻辑电路 答案.doc
- 数字电子电路基础教程第六章常用集成时序逻辑器件下(2).ppt
- 数字电子期末考试练习题.doc
- 数字电子电路技术期末复习重点(整理版).doc
- 数字电子技术第三章组合逻辑电路.ppt
- 数字电子设计3位2进制同步计数器(约束项:000,010) 串行序列信号检测器 矩形波发生电路 求和电路.doc
- 数字电子课程设计3位二进制同步加法计数器 串行数据检测电路 长尾式差分放大电路 求和电路.docx
- 数字电视分类方式.ppt
最近下载
- 实施指南《GB21345 - 2024黄磷单位产品能源消耗限额》实施指南.pptx VIP
- 吉林省德惠市第三中学2024-2025学年七年级上学期9月月考地理试题.docx VIP
- 气流干燥器设计说明书.doc VIP
- 《电子商务基础》中职电子商务专业全套教学课件.pptx
- 桶装水项目质量管理方案.docx VIP
- 地震数据采集设备的收放方法、集运箱和车辆.pdf VIP
- 压力管道壁厚及开孔补强计算.xls VIP
- 四五级拼音版 (20220824修订).pdf VIP
- 幼儿园区域留痕培训.pptx VIP
- 2025年贵州省高职(专科)分类招生中职生文化综合考试试卷(英语试题)676.pdf VIP
文档评论(0)