数字电路逻辑设计(第二版)清华大学出版社 朱正伟等编著 ch2.pptVIP

数字电路逻辑设计(第二版)清华大学出版社 朱正伟等编著 ch2.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS逻辑集成器件发展使它的技术参数从总体上来说已经达到或者超过TTL器件的水平。CMOS器件的功耗低、扇出数大,噪声容限大,静态功耗小,动态功耗随频率的增加而增加。 参数 系列 传输延迟时间 tpd/ns(CL=15pF) 功耗 (mW) 延时功耗积 (pJ) 4000B 75 1?(1MHz) 105 74HC 10 1.5? (1MHz) 15 74HCT 13 1? (1MHz) 13 BiCMOS 2.9 0.0003~7.5 0.00087~22 2.4.2 CMOS逻辑门电路的主要参数 CMOS门电路各系列的性能比较 2.4.5 CMOS数字集成电路系列简介 1.基本的CMOS——4000 系列 工作电源电压范围为3~18V,由于具有功耗低、噪声容限大、扇出系数大等优点,已得到普遍使用。缺点是工作速度较低,平均传输延迟时间为几十ns,最高工作频率小于5MHz。 2.高速的CMOS——HC(HCT)系列 HC/ HCT是高速CMOS逻辑系列的简称。该系列电路主要从制造工艺上作了改进,使其大大提高了工作速度,平均传输延迟时间小于10ns,最高工作频率可达50MHz。HC 系列的电源电压范围为2~6V。HCT 系列的主要特点是与TTL器件电压兼容,它的电源电压范围为4.5~5.5V。 2.4.5 CMOS数字集成电路系列简介 3.AHC/AHCT系列 AHCT 系列与TTL 器件电压兼容,电源电压范围为4.5~5.5V。AHC 系列的电源电压范围为1.5~5.5V。 4.LVC系列和ALVC系列 LVC系列不仅能提供更大的负载电流,在电源电压为3V时,最大负载电流可达24mA。 2.5 集成门电路的使用 2.5.1 TTL门电路的使用 电源 (1)TTL门电路对电源电压的纹波及稳定度一般要求≤10%,有的要求≤5%,即电源电压应限制在5±0.5V(或5±0.25V)以内; (2)电流容量应有一定富裕; (3)电源极性不能接反,否则会烧坏芯片,对此可与电源串接一个二极管加以保护。 2.5 集成门电路的使用 2.5.1 TTL门电路的使用 电源 (4)为了滤除纹波电压,通常在印刷板电源入口处加装20~50μF的滤波电容。 (5)逻辑电路和强电控制电路要分别接地,以防止强电控制电路地线上的干扰。 (6)为防止来自电源输入端的高频干扰,可以在芯片电源引脚处接入0.01~0.1μF的高频滤波电容。 2.5.1 TTL门电路的使用 2.输入端 (1)输入端不能直接与高于+5.5V或低于-0.5V的电源连接,否则将损坏芯片。 (2)为提高电路的可靠性,多余输入端一般不能悬空,可视具体情况接高电平(VDD)或低电平(地)进行处理。常用的处理方法如图2.35所示。 3.输出端 输出端不允许与电源VCC直接相连,一般可串接一个2K左右的电阻。 2.5.2 CMOS门电路的使用 1.极限指标 在使用CMOS电路时,应保证所有规定的极限参数指标,如电源电压、允许功耗、输入电压范围、工作环境温度范围、储存环境温度范围等。 2.电源 CMOS门电路的电源电压工作范围较宽,大多在3~18V范围内都可以工作。 2.5.2 CMOS门电路的使用 3.输入端 (1)输入端不允许悬空,否则会击穿门电路,一般不用的输入端可视具体情况接高电平(VDD)或低电平(地)。为防止电路板拔下时造成输入端悬空,可在输入端与地之间接一个保护电阻。 (2)输入高电平不得高于VDD+0.5V,低电平不得低于-0.5V。 (3)输入端的电流一般应限制在1mA以内。 (4)输入脉冲信号的上升沿和下降沿愈陡愈好。一般当VDD=5V时,小于10S;当VDD=10V时,小于5S;当VDD=15V时,小于1S。否则器件有可能因损耗过大而损坏。 4.输出端 输出端不能并接,没有线与功能。 CMOS门驱动能力比TTL门要小得多。 5.静电击穿的防止措施 (1)保存时应用导电材料屏蔽,或将全部引脚短路。 (2)焊接时,应断开电烙铁电源。 (3)各种测量仪器均要良好接地。 (4)通电测试时,应先开电源再加入信号,结束时应先切断信号再关电源。 (5)插拔芯片时应先切断电源。 2.5.3 门电路的接口技术 1、TTL与CMOS门电路之间的接口技术 1)、TTL驱动CMOS ---电平匹配问题 … … … 采用0C门 1、TTL与CMOS门电路之间的接口技术 1)、TTL驱动CMOS ---电平匹配问题 采用专用电平移动器40109 VCC VDD 2)、 CMOS驱动TTL ---增加驱动电流问题 采用三极管反相器作接口 … … 2)、 CMOS驱动TTL ---增加驱动电流问题 采用专用器件作接口 … …

文档评论(0)

339910001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档