第2章_单片机的基本结构与工作原理.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 单片机的基本结构与工作原理 学时:4 要点:单片机的基本组成、引脚功能、结构及特点、存储器结构、工作方式。 重点:MCS-51单片机的结构及特点、存储器结构。 内 容 学时:2 2.1 单片机的基本组成 2.2 80C51单片机的引脚功能和结构框图 2.3 80C51 CPU结构和特点 学时:2 2.4 存储器结构和地址空间 2.5 布尔(位)处理器 2.6 80C51单片机的工作方式 仿真软件介绍 2.1 单片机的基本组成 2.2 80C51单片机的引脚功能和结构框图 图2-2 80C51/80C52的封装及逻辑图 2.2.1 引脚功能 80C51管脚图 1、主电源引脚(2根) VCC:电源输入,接+5V电源 GND:接地线 2、外接晶振引脚(2根) XTAL1:片内振荡电路的输入端 XTAL2:片内振荡电路的输出端 3、控制引脚(4根) RST:复位引脚,引脚上出现2个机器周期的高电平将使单片机复位。 ALE/PROG#:ALE地址锁存允许信号,片外存储器访问时,锁存低8位地址。PROG#编程脉冲输入。 PSEN#:外部程序存储器读选通信号。 EA#/VPP: EA#程序存储器的内外部选通,0从外部程序存储器读指令,1从内部程序存储器读指令。VPP编程电压。 4、可编程输入/输出引脚(32根)   4组8位的可编程I/O口,分别为P0、P1、P2、P3口,每个口有8位(8根引脚),共32根。每一根引脚都可以编程.  ?P0口:8位双向I/O口线,即P0.0~P0.7  ?P1口:8位准双向I/O口线,即P1.0~P1.7?  ?P2口:8位准双向I/O口线,即P2.0~P2.7?  ?P3口:8位准双向I/O口线,即P3.0~P3.7 2.2.2 内部结构框图和组成 2.3 80C51 CPU的结构和特点 2.3.1 中央控制器 组成:程序计数器PC、程序地址寄存器、指令寄存器IR、指令译码器、条件转移逻辑电路及定时控制逻辑电路。 功能:控制指令的读出、译码和执行,对指令的执行过程进行定时控制,并根据执行结果决定是否分支转移。 与运算器一起构成中央处理器。 1. PC和DPTR (1)PC 由PC(PCH、PCL)、指令寄存器IR、指令译码器ID等组成。 16根地址线,寻址范围64K。 工作方式: PC+1、条件或无条件转移、调用或中断,3种。 图2-4程序计数器PC的输出与P0、P2口之间的关系 (2)数据指针DPTR 16位(DPL、DPH) 访问片外数据存储器: MOVX A,@DPTR 读 MOVX @DPTR,A 写 访问程序存储器: MOVC A,@A+DPTR 变址 基址 JMP @A+DPTR 变址 基址 DPTR可作为寄存器使用 作为16位寄存器使用: MOV DPTR,#16位地址 INC DPTR 作为8位寄存器使用: CJNE A,DPL,$ CJNE A,DPH,$ 指令寄存器IR、指令译码器ID及控制逻辑参照P21,简单介绍。 2.3.2 运算器 组成:算术和逻辑运算单元ALU、 累加器ACC、 暂存器TMP1和TMP2、寄存器B以及程序状态字PSW等。 ACC(8位)地位特殊,很多运算都要通过其完成。 以后在学习指令时,常用A来表示累加器。但有一些地方例外,比如在PUSH指令中,就必须用ACC表示。 ACC(最频繁使用的寄存器) (1)既是ALU的输入,又是ALU运算结果的存放单元。 (2)中转站。 (3)有一部分传送指令不经过ACC,减少堵塞现象, 如MOV DPTR,#16位地址。 程序状态字PSW:8位的标志寄存器,保存指令执行结果的特征信息,以供程序的查询和判别。 奇偶标志位P(PSW.0): 在每个指令周期由硬件置1或清0,用于表示累加器A中1的位数,若为奇数,P=1;若为偶数,P=0。在串行通信中,通过该位来校验传输数据的可靠性。 溢出标志位OV(PSW.2):当执行运算指令时,由硬件置1或清0,以指示运算是否产生溢出;OV=1表示运算结果超出了累加器的运算范围(无符号数的范围为0~255,以补码形式表示的有符号数的范围为:(-128~+127)。 MUL A,B时,若积255,则OV=1,说明B中有高8位积。 DIV A,B时,若除数为0,则OV=1。 工作寄存器组选择位RS1、RS0(PSW.4、PSW.3):用于选定当前使用的工作寄存器。 用户自定义标志位F0(PSW.5) 。 辅助进位标志位AC(PSW.6):表示进行加减运算时,低四位向高四位是否有进(借)位。 进位标志

文档评论(0)

339910001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档