四位前进位加法器设计.docVIP

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 3 PAGE 25 、、 模拟集成电路分析与设计课程设计报告 题 目 4位超前进位加法器设计 学院(部) 电控学院 专 业 电子科学与技术 班 级 学生姓名 学 号 前言 当今,加法器的设计面临两大课题,首先是如何降低功耗。随着便携式IC产品例如MP3播放器,手机和掌上电脑等的广泛使用,要求IC工程师对现有运算模块的性能作进一步改进,尤其是在电路的功耗和尺寸方面。由于现在相应的电池技术难以和微电子技术的发展速度匹敌,这使得IC设计师遇到了许多限制因素,比如高速,大吞吐量,小尺寸,低功耗等。因此,这使得研究低功耗高性能加法单元持续升温。另一方面就是如何提高加法器的运算速度。因为加法运算存在进位问题,使得某一位计算结果的得出和所有低于它的位相关。因此,为了减少进位传输所耗的时间,提高计算速度,人们设计了多种类型的加法器,如超前进位加法器曼彻斯特加法器、进位旁路加法器、进位选择加法器等。它们都是利用各位之间的状态来预先产生高位的进位信号,从而减少进位从低位向高位传递的时间。 本文首先介绍了的加法器的类型以及其工作原理,然后重点分析了超前进位加法器的组成结构、结构参数以及其工作原理。分层设计了加法器的输入输出电路,并通过tanner软件进行仿真实验,从而验证了电路的准确信。 目 录 TOC \o 1-3 \h \z \u 第一章 设计目标 .. 4 第二章 设计过程4 2.1 电路设计基础原理4 2.2 电路各部分结构设计 ...6 2.3主要电路参数 16 电路图及其仿真20 3.1 用于仿真的电路图 23 3.2 仿真网表24 3.3 仿真波形24 第四章 鸣谢及课设总结和体会 25 4.1 鸣谢25 4.2 课设总结和体会25 第五章 参考文献 26 第一章 设计目标 1.根据电路原理图,给出电路的CMOS晶体管级电路设计。具体电路实现可以自由决定,如互补CMOS结构,传输管结构,动态电路等。 2.手工计算推导晶体管的参数。注意:将电路分为输入级,中间级和输出级三个模块进行处理。 3.要求进行功耗分析,并给出电路速度和功耗之间的合理折衷方案。4.利用EDA工具完成电路仿真,并分析仿真结果。如与手工计算结果存在误差,分析误差来源。 第二章 设计过程 2.1 电路设计基础原理 由全加器的真值表可得Si和Ci的逻辑表达式: 定义两个中间变量Gi和Pi: 当Ai=Bi=1时,Gi=1,由Ci的表达式可得Ci=1,即产生进位,所以Gi称为产生量变 。若Pi=1,则Ai·Bi=0,Ci=Ci-1,即Pi=1时,低位的进位能传送到高位的进位输出端,故Pi称为传输变量,这两个变量都与进位信号无关。 将Gi和Pi代入Si和Ci得: 进而可得各位进位信号的逻辑表达如下: QUOTE 是低位来的进位, QUOTE (i=n-1,n-2, QUOTE ,1,0)是向高位的进位, QUOTE 是整个加法器的进位输入,而 QUOTE 是整个加法器的进位输出。则 QUOTE (2-1) QUOTE (2-2) 令: QUOTE (2-3) QUOTE (2-4) 则: QUOTE (2-5) 只要 QUOTE ,就会产生向 i+1 位的进位,称 g 为进位产生函数;同样,只要 QUOTE ,就会把 QUOTE 传递到 i+1 位,所以称 p 为进位传递函数。把式(2-5)展开得到: QUOTE (2-6) 根据逻辑表达式做出四位超前进位的加法器电路图(如图): 2.2 电路各部分结构设计 逻辑功能图中有2输入异或门,2输入与门,3输入与门,4输入与门,2输入或门,3输入或门,4输入或门,将各个门反别转化成其转化成CM

文档评论(0)

676200 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档