- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理 —— 作业解答 浙江工业大学 计算机学院 第三章 1、(1)220*32位/8位=222B=4MB (2)4MB/(512K*8位)=8片 4片512K*8位的芯片采用位扩展方式连接,扩展为512K*32位, 两组512K*32位采用字扩展方式连接,扩展为1024K*32位的存储器 (3)地址分配与片选逻辑 第三章 3、(1)(64K*32位)/(16K*8位)=4*4=16片 4片16K*8位的芯片采用位扩展方式连接,扩展为16K*32位, 4组16K*32位采用字扩展方式连接,扩展为64K*32位的存储器 地址分配与片选逻辑 (2)假设16K*8位的DRAM芯片采用128行*128列的存储元矩阵。若采用集中式刷新方式,则刷新一次所需的时间为128*0.5us=64us,在这期间不能进行读写操作,这显然与题中所述CPU在1us内至少要访问一次相违背,因此无法采用集中刷新方式;若采用分散式刷新,则每读/写一次刷新一次,使得读/写周期增加到1us,即在1us的时间内CPU只能访存一次,也不太合适。 故采用异步刷新方式,即利用最大刷新间隔。假设最大刷新间隔为2ms,则两次刷新的最大时间间隔为:2ms/128行=15.6us,可取刷新周期为15us,则对全部存储单元刷新一遍所需的实际刷新时间为(15us+0.5us)*128=1.98ms 第三章 5. 第三章 第三章 第三章 11.设取指周期为T,总线周期为τ,指令执行时间为t0,则 所需时间T总=(T+3τ+4t0)80= 80T+240τ+320t0 (2) 所需时间T总=(T+7τ+8t0)40= 40T+280τ+320t0 故运行时间不相等 第三章 13. M: 219字 ,128字/块 - 4k块,16块/组 - 28组 C: 64行,4行/组 - 16组 内存地址格式:8位组号,4位组内块号,7位块内地址 *计算机组成原理计算机学院 存储空间分配: A19 CS1 A18~A0 512K*32 A19 CS0 A18~A0 512K*32 片选逻辑 片选信号 芯片地址 芯片容量 512K*8 512K*8 512K*8 512K*8 1 0 … 0 1 1 … 1 512K*8 512K*8 512K*8 512K*8 芯片 0 0 … 0 0 1 … 1 A19A18…A0 需1位地址做芯片选择 存储空间分配: 16K*8 16K*8 16K*8 16K*8 1 1 0 … 0 1 1 1 … 1 16K*8 16K*8 16K*8 16K*8 1 0 0 … 0 1 0 1 … 1 16K*8 16K*8 16K*8 16K*8 0 1 0 … 0 0 1 1 … 1 16K*8 16K*8 16K*8 16K*8 芯片 0 0 0 … 0 0 0 1 … 1 A15A14A13…A0 片选逻辑: A14A15 CS3 A13~A0 16K*32 A14A15 CS2 A13~A0 16K*32 A14A15 CS1 A13~A0 16K*32 A14A15 CS0 A13~A0 16K*32 片选逻辑 片选信号 芯片地址 芯片容量 需2位地址做芯片选择,故需2:4译码器生成片选信号 CS WE 16K*32 D0-D31 CS WE 16K*32 D0-D31 地址线A13 A0 数据线D0-D31 WE CS WE 16K*32 D0-D31 CS WE 16K*32 D0-D31 译码器 地址线A15 A14 00 01 10 11 9. Cache命中率为:h=2420/(2420+80)=96.8% r=tm/tc=240ns/40ns=6 访问效率e=1/[h+(1-h)r]=1/(0.968+0.032*6)=86.2% 平均访问时间ta=tc/e=40/0.862=46.4ns 或ta=tc*h+(1-h)*(tc+tm)=40*0.968+0.032*(240+40)=47.68ns e=tc/ta=40/47.68=83.89% 10. 已知平均访问时间ta=tc/e=50ns,tc=40ns, tm=200ns 则e=tc/ta=40/50=80% r=tm/tc=200ns/40ns=5 e=1/[h+(1-h)r]=1/[h+(1-h)5]=80% 故Cache命中率为:h=93.75% 或40h+(1-h)(40+240)=50,所以h=95% *计算机组成原理计算机学院 * *
您可能关注的文档
最近下载
- 《增材制造》课件—02增材制造技术的常见工艺方法及其装备.pptx VIP
- 森林植被恢复费征收使用管理暂行办法.docx VIP
- 《明别集丛刊》第1辑目录.pdf VIP
- 药物的合成反应.ppt VIP
- 具身智能标准体系发展研究.docx VIP
- 2025年税务系统面试模拟试题及答案解析(70).doc VIP
- 基于核心素养的物理课堂教学设计和反思初中物理市公开课获奖课件省名师示范课获奖课件.pptx VIP
- 室外给排水专项施工方案.docx VIP
- 不定式、动名词、分词高频考点(解析版)-2025年上海中考英语专项复习.pdf VIP
- 2025年高速公路收费员岗位技能及理论知识考试题与答案.docx VIP
文档评论(0)