清华大学微机原理第2章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 存储器的段级保护 (1)段类型提供读/写保护 (2)界限和粒度提供范围保护 (3)特权级对操作系统和驱动程序提供保护 ? 存储器的页级保护 (1)??? 页的特权级提供页保护 (2)??? 标志R/W提供页面写保护 Itanium微处理器的特点 ① 可拥有三级Cache。Itanium ② 多个执行部件和多个通道。 ③ 数量众多的寄存器。 ④ 采用完全并行指令计算。 ⑤ 采用新机制的分支预测技术。 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 * * * * * * * * * * * * * * * * * * * * * * * * * * * 图2.26 保护方式下段地址的产生 段选择子包含3个部分的内容 l描述符表指示标志TI 描述符索引DI 请求特权级RPL 保护方式下段地址的产生 系统地址寄存器包括 GDTR IDTR TR LDTR 图2.27 4个系统地址寄存器的结构 控制寄存器 调试寄存器 状态寄存器 控制字寄存器 Pentium的主要信号 Pentium的主要信号 1. 地址线及控制信号 l A31~A3 地址线。 l AP 地址的偶校验码位。 l ADS# 地址状态输出信号。 l A20M# A20以上的地址线屏蔽信号。 l APCHK# 地址校验出错信号。 ? Pentium的主要信号 2. 数据线及控制信号 l D63~D0 数据线。 l BE7#~BE0# 字节允许信号。 l DP7~DP0 奇/偶校验信号。 l PCHK# 读校验出错。 l PEN# 奇/偶校验允许信号。 Pentium的主要信号 3. 总线周期控制信号 l D/C# 数据/控制信号。 l M/IO# 存储器和I/O访问信号 l W/R# 读/写信号。 l LOCK# 总线封锁信号 l BRDY# 突发就绪信号 l NA# 下一个地址有效信号。 l SCYC 分割周期信号。 Pentium的主要信号 4. Cache控制信号 l CACHE# Cache控制信号。 l EADS# 外部地址有效信号。 l KEN# Cache允许信号。 l FLUSH# Cache擦除信号。 l AHOLD 地址保持/请求信号。 l PCD Cache禁止信号。 l PWT 片外Cache的控制信号。 l WB/WT# 片内Cache回写/通写选择信号 l HIT#和HITM# Cache命中信号和命中Cache的状态信号 l INV 无效请求信号 Pentium的主要信号 5. 系统控制信号 INTR NMI RESET CLK INIT Pentium的主要信号 6.总线仲裁信号 HOLD HLDA BREQ BOFF# Pentium的主要信号 7. 检测与处理信号 l? BUSCHK# l? FERR# l? IGNNE# l? FRCMC# l IERR# Pentium的主要信号 8. 系统管理模式信号 SMI# SMIACT# Pentium的主要信号 9. 测试信号 l?? TCK l?? TDI l?? TDO l?? TMS l?? TRST# Pentium的主要信号 10. 跟踪和检查信号 l BP3~BP0 l PM1~PM0 BT3~BT0 IU和IV IBT R/S# PRDY Pentium的几种总线状态 T1状态 T2状态 T12状态 T2P状态 TD状态 ? Ti状态 总线状态之间的转换 Pentium的总线周期 非流水线式读/写周期 流水线式读/写周期 3) 突发式读/写周期 非流水线式读/写周期 流水线式读/写周期 突发式读/写周期 Pentium的中断机制 仍为两大类 硬件中断 软件中断 异常和中断 异常

文档评论(0)

44488569 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5101121231000003

1亿VIP精品文档

相关文档