暑期实训报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西北工业大学 2014年暑期实践报告 学 院: 软件与微电子学院 学  号: 姓  名: 专 业: 微电子学 实验时间: 2014.7 实验地点: 指导教师: 西北工业大学 2014 年 7 月 实验一 FPGA设计实训 一、实验目的及要求 1. 了解 FPGA 内部结构及其资源; 2. 掌握 FPGA 设计的流程; 3. 掌握 FPGA 设计工具的使用技巧; 4. 掌握 FPGA 嵌入式系统设计流程及其开发工具的使用; 5. 掌握 FPGA 嵌入式系统设计的软件开发及其调试; 6. 掌握 FPGA 嵌入式设计的 IP 核的创建、添加和总线功能仿真; 7. 了解处理器基础。 二 、实验内容 1、FPGA 设计基础 使用 ISE?软件工具实现设计,并深入了解 Xilinx FPGA 架构并获得最佳设计实践经验并了解 Xilinx 设计流程的细节。本课程讲述了 ISE 工具特性,例如结构向导、 管脚规划和约束编辑器。其它主题还包括 FPGA 结构、同步设计技术、理解报告内容和全局时序约束等。 2、嵌入式系统设计 通过 MicroBlaze 软处理器、PowerPC? 硬处理器、AXI 互连和为芯片优化的架构资源提供了新的系统设计能力水平。本课程可以加快经验丰富的 FPGA设计者利用嵌入式开发套件(EDK)进行嵌入式系统开发的步伐。本演讲和实验还包含 Xilinx MicroBlaze 软处理器与 PowerPC 440 处理器的特性及功能。动手实验提供了进行嵌入式系统开发、调试和仿真操作的经验。 3、项目案例 以《FPGA 数字逻辑设计教程-Verilog》参考书为主,介绍一些常用的数字电路和接口的原理,如交通灯、PS2、LCD、RS232 串口等,并在开发板上做实际应用开发,组合多个模块,最终形成一个系统级设计。 三、具体内容 1)了解基本的FPGA架构,熟悉使用Xilinx ISE工具来进行设计的流程。 实验1:在ISE Project Navigator中创建新工程并使用ISE仿真器来做行为仿真,并使用默认的软件选项来执行设计。 案例:二位比较器、毛刺、利用Verilog任务的4位比较器。 2)结构向导和IO规划。使用结构向导例化DCM和PLL;了解I/O Planner的特性及如何获得高质量的IO管脚分配。 实验 2:结构向导和管脚分配。使用时钟向导来生成 DCM 并例化到设计中;使用 PlanAhead工具来分配管脚。执行设计并做下载。通过读取设计产生的各种报告来评估设计是否符合面积目标和性能目标。 实验 3:预先分配管脚。使用 PlanAhead 工具实现优化的管脚分配,并进行 WASSO 分析避免地反弹和进行DRC检测以确认设计遵循 I/O banking规则。 案例:3-8译码器,8-3编码器,4位加法器,4位加/减法器。 3)通过添加全局时序约束来简化同步设计及使用约束编辑器来制定全局时序约束。通过复制寄存器、添加流水线等手段来提高设计性能;通过使用 I/O 寄存器来提高接口性能;如何建立稳定的同步电路。 实验 4:用 Xilinx 约束编辑器来编辑全程时序约束, 回顾映设后静态时序报告来验证时序约束能否实现, 使用布局布线后静态时序报告来确定每个时序约束的最长约束路径延迟。 案例:4位乘法器、用task实现8位除法器、4位ALU。 4)同步设计技术:有效利用层次化设计和同步设计技术来提高系统的稳定性和性能。 案例:4 位环形计数器、防抖按钮、脉冲宽度调制器、Fibonacci 数列。 5)Chipscope 工具介绍:描述 Chipscope 工具的特性和使用。 实验6:利用 Chipscope 工具来抓取设计内部信号:Core Insert 和 Core Instantiation。 案例:序列检测器、门锁代码。 6)EDK 概述:介绍 Xilinx 嵌入式处理器的组成和嵌入式设计流程,描述 XPS 硬件平台管理和 SDK 软件平台管理。 基本系统创建器(BSB):详细描述如何使用 BSB 创建一个硬件平台。 使用 SDK 进行软件开发:熟悉SDK 开发工具的使用环境,使用 SDK 创建一个应用工程并进行编译纠错。 实验 7:简单硬件设计。利用 Xilinx Platform Studio(XPS)创建一个简单的处理器系统。 实验 8:写基本的软件应用程序。添加一个 XPS Bram 控制器并修改链接脚本以在 Bram 中放置文本信息。生成 b

您可能关注的文档

文档评论(0)

35425 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档