- 14
- 0
- 约6.27千字
- 约 69页
- 2019-11-06 发布于广东
- 举报
* 1. 在应用触发器时,要特别注意触发方式,否 则很容易造成整个数字系统工作不正常。 2. 边沿触发抗干扰能力强,且不存在空翻,应 用较广泛。 * 小 结 锁存器 基本SR锁存器 门控锁存器 对脉冲电平敏感 * 2、根据逻辑功能 RS触发器 JK触发器 D触发器 T触发器 触发器 1、根据电路结构 主从触发器 维持阻塞触发器 利用传输延迟触发器 对脉冲边沿敏感 * 触发器的触发方式 电平触发方式(锁存器):高、低电平触发 边沿触发方式(触发器):上升沿、下降沿触发 CP 低电平触发: CP 高电平触发: CP 下降沿触发: CP 上升沿触发: 1 0 * 触发器的逻辑功能与描述方法总结 电路名称 逻辑框图 特性表 特性方程 状态转移图 RS触发器 JK触发器 D触发器 T触发器 * 重点:触发器的功能、触发器的应用 要求: (1)触发器的概念 (2)触发方式 (3)触发器的逻辑功能 * . . 1 . CP CP R S CP F从 Q Q Q CP F主 J K (3) J=1,K=0 为“?”状态 置为“1”状态 . . 1 . CP CP R S CP F从 Q Q Q CP F主 J K (4) J=0,K=0 0 1 0 0 0 0 0 保持原态 保持原态 保持原态 * 真值表 CP↓ * 例:已知主从JK触发器J、K 的波形如图所示,画出输出Q的波形图(设初始状态为0) J-K触发器的工作波形 下降沿触发翻转 CP J K Q * 在画主从触发器的波形图时,应注意以下两点: (1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿) (2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态 * 主从触发器的一次翻转现象 1 0 1 0 0 1 1 1 1 0 0 1 0 1 0 0 1 0 1 1 0 主从触发器: CP=1, 若J、K多 次变化,触发器 的状态与真值表 不对应。对激励 信号要求严格。 触发器的状态与真值表不对应 * 5.5 边沿触发器 1、维持-阻塞D触发器 边沿触发器:上升沿触发或下降沿触发,激励端的信号在触发时间的前后几个延迟时间内保持不变,便可以稳定地根据激励输入翻转。 RD D CP SD Q Q 逻辑符号 * 由与非门构成的基本RS锁存器(低有效) 0 1 1 1 Q 1 1 1 D D D 1 1 1 D D D 状态不变 触发器被封锁 * (1) CP=0时,Qn+1= Qn ,保持; (2) CP↑到时,则 Qn+1= D ,触发翻转; (3) CP=1时,无论D是否变化,Qn+1=Qn ,保持 (4) CP 到时,则 Qn+1= Qn,保持 工作原理 CP上升沿前接收信号,上升沿时触发器翻转,上升沿后输入 D不再起作用,触发器状态保持。 * 例:D 触发器工作波形图 CP D Q 上升沿触发翻转 * 2、利用传输延迟的触发器 两个与或非门构成的SR锁存器作为触发器的输出,与非门构成触发器的输入电路,用来接收输入J、K的值。在集成电路工艺上保证G3、G4 的传输延迟时间大于SR锁存器的翻转时间。 * 按照逻辑功能的不同特点,通常将时钟控制的触发器分为RS触发器、D触发器、JK触发器、T触发器等几种类型。 5.6 触发器逻辑功能及其描述 逻辑功能描述即描述触发器的次态与原态、输入信号之间的逻辑关系,描述方法有特性表(真值表)、特性方程、状态转移图、波形图等。 关于电路结构和逻辑功能 关于触发方式及其表示方法 * 2、特征方程 Q n+1=D 3、状态转换图 描述触发器的状态转换关系及转换条件的图形称为状态图 一、 D触发器 1. D触发器状态真值表 二、 JK触发器 1. JK触发器真值表 J K Qn Qn+1 说明 000 001 0 1 保持 (Qn+1=Qn) 010 011 0 0 置0 (Qn+1=0) 100 101 1 1 置1 (Qn+1=1) 110 111 1 0 翻转 (Qn+1= ) * 2.特征方程 JK触发器的特征方程为 3、状态转换图 * 三、T 触发器 如果把JK触发器的两个输入端J和K连在一起,并把这个连在一起的输入端用T表示,这样就
原创力文档

文档评论(0)