- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多功能电子表的设计与实现
——基于Basys2开发板电路设计及仿真
1.实验目的
1.了解有关FPGA的基本知识以及在电路设计的应用;
2.了解并学会利用Verilog HDL硬件开发语言设计特定功能的电路,加深对知识的理解;
3.了解Basys2开发板的特点并利用其元件在硬件上实现电路功能;
4.在完成电路设计的过程中积累实际工程开发的经验;
5.培养对于新型实验器材的理解和学习能力;
6.在实验中练习并熟悉有关嵌入式系统开发的过程,为未来的学习打下基础。
2.总体设计方案或技术路线
1.查阅资料,了解Basys2工作相关特点,对于FPGA的开发过程有初步认识;
2.学习Verilog HDL硬件开发语言,阅读相关程序实例加深对于编程语言及模块的理解;
3.确定本次试验电子表的功能,编写程序进行实现;
4.对于编写程序进行调试,修改编写过程中出现的语法错误;
5.再对上一步中调试好的程序进行仿真,编写仿真代码,分析输出并进一步修改程序;
6.对于仿真好的程序建立ucf文件进行引脚约束及综合,生成bit文件;
7.将bit文件烧写到开发板中,在硬件中实现预定功能;
8.对整个实验过程进行总结,分析输出效果并寻找改进方法。
3.实验电路图
由于本实验的电路设计基本全部由Verilog HDL硬件编程语言完成(具体代码附于报告结尾处),因此,没有具体芯片电路图。
而在仿真软件中,提供了实验电路的RTL级原理图和技术原理图。因此我们可以利用ISE Design Suite 14.7电路设计和仿真软件自动生成实验电路的原理图,具体操作过程为,在编写好程序后,双击鼠标左键选择运行Synthesize - XST对电路进行综合,综合成功后,在其子目录下会有View RTL Schematic和View Technology Schematic两个选项,双击这两个选项即可查看该电路的RTL级原理图和技术原理图(如下图)。
由于电路的搭建主要由代码实现,因此软件提供的主要为电路的输入输出原理图,而非具体的电路图,但对于工程的建立与调试已经足够,也就不需要另画详细的电路图了
RTL级原理图:
技术原理图:
4. 仪器设备名称、型号
1.Basys2 FPGA开发板(配有电源及烧写程序线,可与PC计算机相连);
2.Xilinx电路设计及仿真软件ISE Design Suite(版本号14.7);
3.PC计算机,Win7系统;
5.理论分析或仿真分析结果
1.电路理论及功能分析
本实验的目的是设计一个电子表,目前市面上销售的电子表主要有以下功能:时钟计时、调整时间、秒表和照明及发送信号功能(由于Basys2开发板上没有自带蜂鸣器,因此闹钟功能相对较难实现)。
记时功能,以一秒为单位,由Basys2内部时钟可以使得led显示数码管在每秒可以自动加一,从而实现电子表的计时功能,同时需要一个开关控制继续和暂停,并且在暂停的情况下,通过按键来控制数码管调节时间;
调整时间,在电子表处在计时功能下,操纵按键可以控制相应位数的数码管变化,可以调整时间;
秒表功能,通过开发板上的开关控制数码管一0.01秒的精度进行计时,并且之前的暂停信号在秒表功能下依然有效,此外,还可通过另一个开关对于秒表的清零进行控制;
照明及发送信号功能,通过功能选择开关控制进入照明模式,可以使开发板上的8位led灯按次序进行一定周期的闪烁,完成照明以及必要时发送信号的功能。
各模块流程图如下图所示:
判断暂停
判断暂停
判断暂停
判断清零
开始
判断使用那个功能模块
计时模块
秒表模块
照明模块
计时
计时
照明
调整时间
判断结束
结束
信号输出
电子表效果图
2.实验元器件介绍
(1)可编程逻辑器件FPGA
FPGA(Field-Programmable Gate Array)即现场可编程门阵列,是近年来十分流行的可编程元件,它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点,因此在工程中得到了广泛的应用。
对于FPGA的开发,通常以硬件描述语言(Verilog或VHDL)所完成的 电路设计,可以经过简单的综合与布局,快速的 烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门 电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如 触发器(Flip-flop)或者其他更加完整的记忆块。
(2)Xilinx公司 Basys2开发板
Basys2是围绕着Xilinx公司的Sparta
您可能关注的文档
最近下载
- 2025年首次曝光171页初中语文学霸手写笔记(可打印).docx VIP
- 排水球墨铸铁管道工程技术规程.pdf
- 模板中文软件版Project2010-详细教程.pptx VIP
- 云南曲靖钢铁集团双友钢铁有限公司钢铁转型升级一体化项目项目环境影响报告书.pdf VIP
- 模板中文软件版project2010详细教程x.pdf VIP
- 小学信息技术五年级SCRATCH教案全集.doc VIP
- 2025年上海市汽车园区智能网联汽车测试道路建设可行性研究报告.docx
- 2023年10月自考03291人际关系学试题及答案含评分标准.docx VIP
- 三一EBZ200悬臂式掘进机使用说明书.pdf VIP
- 《 卷烟工厂能源管理绩效评价方法》编制说明.docx VIP
文档评论(0)