- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
龙芯7A1000 桥片
数据手册
V1.3
2018 年9 月
龙芯中科技术有限公司
版权声明
本文档版权归龙芯中科技术有限公司所有,并保留一切权利。未经书面许可,任何公司和
个人不得将此文档中的任何部分公开、转载或以其他方式散发给第三方。否则,必将追究
其法律责任。
免责声明
本文档仅提供阶段性信息,所含内容可根据产品的实际情况随时更新,恕不另行通知。如
因文档使用不当造成的直接或间接损失,本公司不承担任何责任。
龙芯中科技术有限公司
Loongson Technology Corporation Limited
地址:北京市海淀区中关村环保科技示范园龙芯产业园2 号楼
Building No.2, Loongson Industrial Park,
Zhongguancun Environmental Protection Park, Haidian District, Beijing
电话(Tel) :010
传真(Fax) :010
2
阅读指南
《龙芯7A1000 桥片数据手册》主要介绍桥片接口结构,特性,电气规范,以及硬件设计
指导。主要供BIOS 和PCB 设计人员使用。
3
修订历史
文档名: 龙芯7A1000 桥片数据手册
版本号: V 1.3
文档更新记录
创建人: 芯片研发部
创建日期: 2018-09-07
更新历史
版本号 更新内容 更新日期
1.0 初版发布 2018-02-26
第2.7 节,更正时钟信号中对输出时钟的描述;
第2 章,补充相关说明;
第3 章,修订相关说明;
1.1 第4 章,修订功能描述; 2018-03-12
第7.6 节,补充不使能ACPI 时的相关时序,并补充输出时钟的时序;
第8 章,补充焊接特性;
第10 章,补充硬件设计规范。
第 2.17 节,纠正 ACPI_EN 信号功能描述的错误,补充对 BATLOWn 信号的说
明;
第2.24 节,增加对引脚集成上下拉电阻的说明;
第4.8 节,补充对PCIE 复用方式及对应控制端口的说明;
1.2 2018-05-28
第7.6.1 节,补充不使能WOL 时,SLPLANn 信号的时序;
第 2.22 和 7.3 节,更正 PLL 相关电源电压为 1.25V,补充 DDR_VREF 和
RTC_3V 的电流范围.
其它错误修订。
第2.3 节,修订对PCIE_*_PRSNTn 引脚的说明。
1.3 第4.8 节,增加PCIE 接口的相关说明。 2018-09-07
第10.3 节,增加主板接口选择要求。
技术支持
可通过
原创力文档


文档评论(0)