4-存储子系统-2-半导体 (1).pptVIP

  • 0
  • 0
  • 约6.83千字
  • 约 45页
  • 2020-04-07 发布于湖北
  • 举报
*/43 A15A14A13A12A11A10A9…A0 0 0 0 0 0 0 …… 0 0 0 0 0 0 1 …… 1 0 0 0 0 1 1 …… 1 0 0 0 1 0 0 1 … 1 0 0 0 0 1 0 …… 0 0 0 0 1 0 0 0 … 0 低位地址分配给芯片,高位地址形成片选逻辑。 芯片 片内地址 片选信号 片选逻辑 2K 2K 1K A10~A0 A10~A0 A9 ~A0 CS0 CS1 CS2 A12A11 A12A11 A12A11 5KB需13位地址寻址: ROM A12~A0 64KB 1K 2K 2K RAM A10 A15A14A13为全0,不使用 */43 [例3] 某半导体存储器容量为4K×8,其中固化区2KB选用ROM芯片2716(2K×8),工作区2KB选用RAM芯片2114(1K×4);存储器地址总线A15-A0(低),双向数据总线D7-D0(低),读写信号线R/W。 (1)计算芯片数量及组合关系; (2)分配片内地址与片选逻辑; (3)画出存储器逻辑图和连线; */43 4.3.3 主存的外部连接方式 1. 系统模式 CPU 存储器 地址 数据 R/W CPU 存储器 地址 数据 R/W 地址锁存器 数据缓冲器 总线控制器 (

文档评论(0)

1亿VIP精品文档

相关文档