PCIE接口的设计与应用.ppt

1.PCIE概述 支持PCIE接口的器件 Bridge PLX: PEX 8112 PCIe to PCI PEX 8114 PCIe to PCI-X USB 2380 PCIe to USB OXPCIe952 PCIe to UARTs IDT:TSI721 PCIE -SRIO * 主要内容 PCIE概述 PCIE与SRIO的比较 C6000 DSP的PCIE接口硬件设计 PCIE 地址空间的配置 PCIE接口的初始化 PCIE接口的数据传输及其带宽测试 基于PCIE互联的系统实例 * 2.PCIE与SRIO的比较(特点) * 2.PCIE与SRIO的比较(系统性能) * 2.PCIE与SRIO的比较(可扩展性1) * 2.PCIE与SRIO的比较(可扩展性2) * 2.PCIE与SRIO的比较(错误处理1) * 2.PCIE与SRIO的比较(错误处理2) * 主要内容 PCIE概述 PCIE与SRIO的比较 C6000 DSP的PCIE接口硬件设计 PCIE 地址空间的配置 PCIE接口的初始化 PCIE接口的数据传输及其带宽测试 基于PCIE互联的系统实例 * 3.C6000 DSP的PCIe硬件接口设计 C66x PCIe接口简介 符合PCIE规范2.0标准 ; 支持Root Complex (RC) and End Point (EP)两种模式 支持Gen1 (2.5 Gbps) and Gen2 (5.0 Gbps) ; 只能作为1个1x或者2x端口使用; 支持32bits或者64bits地址空间; 输出包最大有效字节数为128B,输入最大256B; * 3.C6000 DSP的PCIe硬件接口设计 C66X PCIe外设结构 * 3.C6000 DSP的PCIe硬件接口设计 C66x PCIe管脚与互联 * 3.C6000 DSP的PCIe硬件接口设计 基于 PCIe互联的5 C6678板卡 * 主要内容 PCIE概述 PCIE与SRIO的比较 C6000 DSP的PCIE接口硬件设计 PCIE 地址空间的配置 PCIE接口的初始化 PCIE接口的数据传输及其带宽测试 基于PCIE互联的系统实例 * 4.PCIE 地址空间的配置 PCIe地址与DSP内部地址之间的转换 * 4.PCIE 地址空间的配置 PCIe出口地址转换 * PPT课件 * * 到了PCIe 3.0,采用128B/130B代码方式,仅占用1.538%的总带宽。 * 到了PCIe 3.0,采用128B/130B代码方式,仅占用1.538%的总带宽。 * 到了PCIe 3.0,采用128B/130B代码方式,仅占用1.538%的总带宽。 * 到了PCIe 3.0,采用128B/130B代码方式,仅占用1.538%的总带宽。 * * * * * * * * * * * * * PCIE接口的设计与应用 * PPT课件 主要内容 PCIE概述 PCIE与SRIO的比较 C6000 DSP的PCIE接口硬件设计 PCIE 地址空间的配置 PCIE接口的初始化 PCIE接口的数据传输及其带宽测试 基于PCIE互联的系统实例 * 1.PCIE概述 PCI Express ,采用高速串行的物理层,沿用了现有的PCI编程概念及通讯标准,只需修改物理层而无须修改软件就可将现有PCI系统转换为PCIe。 ; * 1.PCIE概述 PCI Express 与PCI 2.3,PCI-X的比较: * 1.PCIE概述 PCI Express协议组成: 会话层, 数据交换层 物理层 * 1.PCIE概述 物理层 1x,2x,4x,8x,16x,32x,8B/10B编码 每个1x为两对差分线,1收1发,全双工 PCIe设备之间的链接将使用两设备中较少通道数的作为标准 PCIe卡能在同一数据传输通道内传输包括中断在内的全部控制信息 * 1.PCIE概述 链路层 交换层信息包(Transaction Layer Packets,TLPs), 按32位循环冗余校验码CRC)进行数据保护; 采用Ack and Nak signaling协议的信息包: TLPs能通过LCRC校验和连续性校验的称为Ack(命令正确应答);没有通过校验的称为Nak(没有应答)。 数据链接层信息包(Data Link Layer Packet,DLLP) 两个互连设备的交换层之间的流控制信息和实现电源管理功能。 * 1.PCIE概述 交换层 Split Transactions credit-based flow control * 1.PCIE概述 基于PCIE互联的PC结构 *

文档评论(0)

1亿VIP精品文档

相关文档