波形的产生和变换.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
施密特触发器的应用 单稳态触发器的应用 * 第 7 章 波形的产生与变换 7.1 概述 7.3 集成555定时器 7.2 RC正弦波振荡器 7.4 施密特触发器 7.5 单稳态触发器 7.6 多谐振荡器 7.1概述 理想脉冲信号 Um 脉冲幅度Um:脉冲电压的最大幅度值。 脉冲宽度tw:从脉冲前沿的0.5Um起到脉冲后沿的0.5Um为止的一段时间。 tW 0.5Um tf 0.9Um 0.1Um tr 上升时间tr:脉冲上升沿从0.1 Um上升到 0.9 Um所 需的时间。 下降时间tf:脉冲下降沿从0.9Um下降到 0.1 Um所需的时间。 T 脉冲周期T:在周期性重复的脉冲系列中,两个相邻脉冲间的间隔时间。 脉冲频率f:单位时间内脉冲重复的次数 f=1/T 占空比D:脉冲宽度与脉冲周期的比值D=tw/T tW 0.5Um 如何获得脉冲信号? 1、利用整形电路对不符合要求的脉冲信 号进行整形 2、利用脉冲振荡器直接产生脉冲信号 主要介绍三种脉冲电路: 1.施密特触发器 2.单稳态触发器 3.多谐振荡器 7.2 RC正弦波振荡器 RC正弦波振荡器一般用来产生1Hz~1MHz的低频信号。 一、自激振荡 概念:正反馈可使电路在没有外加输入信号的情况下,有交流信号输出,这种现象在放大电路中称为自激振荡。 A Ui Uo Uf F 讨论:基本放大电路的电压放大倍数为A (A=Uo/Ui),反馈电路的反馈系数为F (F=Uf /Uo),Uf=AFUi 因要求 Ui=Uf 所以AF=1 自激振荡平衡条件 AF=1 A=|A|∠φa F=|F|∠φf 则AF=|AF|∠(φa+φf) |AF|=1 ———幅度平衡条件 φa+φf=2nπ ———相位平衡条件 起始时必须使|AF|>1 ———自起振条件 A Ui Uo Uf F 振荡器必须包含有 放大电路、正反馈电路和选频电路 假设Ui=10mV,A=100,F=0.01,Uo=1V, Uf=10mV 若F=0.02, Uf=20mV,Uo=2V A Ui Uo Uf F C C R R _ + ? + ? R2 R1 RP Ui Uo Uf 二、集成运算放大器组成的RC正弦波振荡器 构成:同相放大电路和 RC串并联网络 C C R R Uf Uo 选频特性: 令:ω0=1/RC ? 当ω=ω0=1/RC时,反馈系数最大F=1/3 而反馈系数的相位角为零 φf=0 Uf Uo = 1 3+j(ω/ ω0 -ω0 /ω) Uf Uo = 1 3+j(ωRC - 1/ωRC) F= 满足φa+φf=2nπ ———相位平衡条件 放大器为同相比例运算电路,其电压放大倍数A=1+R2/R1 要满足幅度平衡条件|AF|=1就必须使 A=1+R2/R1=3,即应使R2=2R1 为使电路能够起振,要求R2略大于两倍的R1 _ + ? + ? R2 R1 RP Ui Uo C C R R _ + ? + ? R2 R1 RP Ui Uo Uf RC桥式振荡器的振荡频率为f0=1/2πRC 7.3 集成555定时器 7.3.1 555定时器的电路结构与工作原理 555定时器是一种多用途的单片集成电路。在外部配上少许阻容元件,便能构成施密特触发器、单稳态触发器和多谐振荡器等电路。 组成:1 电阻分压器,2 电压比较器, 3 RS触发器, 4 场效应管。 当控制端5脚悬空时:UR1= UR2= 1/3VDD 2/3VDD 当控制端5脚接ECC时:UR1= UR2= 1/2ECC ECC RD VDD 5 ? Uo1 S Q Q 7 3 8 1 2 UTH T + Uo2 C2 ﹣ + C1 ﹣ ? ? R ? ≥1 ? ≥1 1 ? ≥1 ? 1 ? 1 ? ? ? 4 6 UTR D UO 5 Q Q 7 3 8 1 2 UTH T + Uo2 C2 ﹣ + C1 ﹣ ? ? ? R ? ≥1 ? ≥1 1 ? ≥1 ? 1 ? 1 ? ? ? 4 6 UCO UTR D UO R=5k UR2 R R UR1 UO1 S UTH (2VDD/3) ,UTR (VDD/3)时 R=0,S=1 Q=1,T截止,UO=1 UTH ?(2VDD/3) ,UTR ? (VDD/3)时 R=1,S=0 Q=0,T导通,UO=0 UTH (2VDD/3) ,UTR ? (VDD/3)时 R=0,S=0 Qn+1=Qn, UO保

文档评论(0)

yyons2019 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档