VHDL编写的数字钟.docVIP

  • 3
  • 0
  • 约9.36千字
  • 约 11页
  • 2019-12-19 发布于安徽
  • 举报
. word范文 FPGA课程设计实验报告 题目: VHDL编写的数字钟设计 学院: 电子信息学院 专业: 电子与通讯工程 姓名: 朱振军 基于FPGA的VHDL数字钟设计 一、功能介绍 1.在七段数码管上具有时--分--秒的依次显示。 2.时、分、秒的个位记满十向高位进一,分、秒的十位记满五向高位进一,小时按24进制计数,分、秒按60进制计数。 3.整点报时,当计数到整点时扬声器发出响声。 4.时间设置:可以通过按键手动调节秒和分的数值。此功能中可通过按键实现整体清零和暂停的功能。 5.LED灯循环显示:在时钟正常计数下,LED灯被依次循环点亮。 待增加功能: 实现手动调节闹铃时间,在制定时间使扬声器发声。 实现微妙的快速计数功能,可实现暂停、保存当前时间、继续计数的功能。 二、设计方案 本文数字钟的设计采用了自顶向下分模块的设计。底层是实现各功能的模块,各模块由vhdl语言编程实现:顶层采用原理图形式调用。其中底层模块包括秒、分、时三个计数器模块、按键去抖动模块、按键控制模块、时钟分频模块、数码管显示模块共7个模块。 设计框图如下:

文档评论(0)

1亿VIP精品文档

相关文档