计算机组成原理实验 2.1 总线与寄存器 赖晓铮.pptVIP

  • 13
  • 0
  • 约2.49千字
  • 约 17页
  • 2020-01-28 发布于天津
  • 举报

计算机组成原理实验 2.1 总线与寄存器 赖晓铮.ppt

计算机组成原理 实验系列;(一)总线与寄存器 实验;(一)总线与寄存器 实验 电路图;拨码开关与总线缓冲器(注意观察74LS244左右电平);【1】总线实验;单位D触发器:74LS74 四位D触发器:74LS175;【2】D触发器实验;寄存器R0:74LS374 数据缓冲寄存器DR:74LS273;【3】寄存器实验;【3】寄存器实验;四位双向移位寄存器 74LS194;【4】移位寄存器实验;思考题: ● 为何常见的CPU都是8位、16位或32位总线?可以使用7位或10位的总线么?计算机总线的位数是由什么决定的? 32位CPU是否一定比8位CPU的处理能力强? ● 74LS194的SL端和SR端是提供D0D1D2D3端移入数据还是保存D0D1D2D3端移出数据?假设要保存74LS194的D0D1D2D3端移出的数据,该怎么修改寄存器电路? ● 把原码数据0x5A和0x9A分别加载到移位寄存器74LS194,然后两个数据都分别执行一次“左移”(即“×2”乘法操作)。请问哪个数据会出现错误?假设把补码数据0x5A和0x9A加载到移位寄存器74LS194中,分别执行一次“左移”(即“×2”乘法操作),请问哪些数据会出现错误? ;The End !;dsfdbsy384y982ythb3oibt4oy39y409705923y09y53

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档