数字电子技术05 时序逻辑电路.ppt

同步触发器构成 4位寄存器 边沿触发器构成 移位寄存器 1.移位寄存器的结构 所谓“移位”,就是将寄存器所存各位数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向,常把它分成三种: 寄存器 左移 (a) Din CLK Dout 寄存器 右移 (b) Dout Din CLK 寄存器 双向 移位 (c) CLK Dout/in Din/out 根据移位数据的输入-输出方式,又可将它分为四种 FF FF FF FF 串入-串出 FF FF FF FF 串入-并出 FF FF FF FF 并入-串出 FF FF FF FF 并入-并出 2. 移位寄存器的工作原理(以四位右移为例) 设移位寄存器的初始状态Q0Q1Q2Q3=0101,DIR的输入为1。 0 1 0 1 Q1 Q2 DIR Q3 Q0 1 1 0 1 0 1 溢出 在时钟脉冲作用下,数据右移一位。 DIR 3. 集成移位寄存器及其应用(以74LS194为例) 演示:74194的EWB仿真实验 (1)逻辑符号 D0~D3:并行数码输入端。 RD: 异步清0端,低电平有效。 DIR、DIL:右移、左移串行数码输入端。 S1、S0:工作方式控制端。 S1S0=11 并行输入 S1S0=01 右移 S1S0=10 左移 S1S0=00 保持 RD S1 S0 DIR DIL CLK Q0 Q1 Q2 Q3 0 1 1 1 1 × × 1 1 0 0 0 1 1 0 × × × A × × × × × B × ↑ × ↑ ↑ 0 0 0 0 D0 D1 D2 D3 Q0 Q1 Q2 Q3 A Q0 Q1 Q2 Q1 Q2 Q3 B (2)功能表 (3)74194的扩展 例:某一个数字电路需要8位右移的寄存器,现手边只有两片74194,如何连接电路才能满足要求。 CLK RD 01 01 Q0 Q1 Q2 Q3 Q4 Q5 Q7 Q6 DIR 左移呢??? 例:2片74LS194A接成8位双向移位寄存器 (4)移位寄存器的应用 ①串并行转换 ②移位型计数器 ③顺序脉冲发生器 ④序列信号发生器 D0 Q0 Q0 D1 Q1 Q1 D2 Q2 Q2 串行输入 CP 串行输出 并行输出 ②移位型计数器 n位移位寄存器 组合逻辑电路 CP f … f为现态 … 的函数 … 移位型计数器的状态迁移关系不能为任意,必须满足全状态图,且只需设计第一级。 特殊的移位型计数器 扭环计数器 环形计数器 特殊的移位型计数器 环形计数器 扭环计数器 环形计数器 扭环计数器 1、环形计数器分析设计 0000 1000 0100 0010 0001 1001 1100 0110 0011 1101 1110 0111 1011 1010 0101 1111 环形计数器特点: M=n 无自启动能力 M=4的环形计数器,需加启动脉冲 S1 S0 cp Q0 Q1 Q2 Q3 该计数器每个状态只有1个1 ,所以可当作用作顺序脉冲发生器 例:用74194分别设计M3, M6环形计数器 2、扭环形计数器分析设计 0000 1000 1100 1110 0001 0011 0111 1111 0100 1010 1101 0110 1001 0010 0101 1011 扭环形计数器特点: M=2n 无自启动能力 例:用74194分别设计M6, M14扭环形计数器 例:画出由74LS194构成时序电路的状态转换图。 右移 置0 环形和扭环形计数器的缺点: 状态利用率低, 对于环形计数器,M=n,有2n- n个状态未用 对于扭环形计数器,M=2n,有2n- 2n个状态未用 无自启动能力 顺序脉冲发生器 顺序脉冲:在时钟脉冲的作用下,能周期性地在各个输出端按时间先后次序依次出现的一组高电平(或低电平)信号。 顺序脉冲发生器:指能产生顺序脉冲的电路,又称为分配器。 1、概述 分配器:可分为节拍分配器和脉冲分配器 节拍分配器:在整个时钟周期内,输出为电平信号 脉冲分配器:在整个时钟周期内,输出为脉宽信号 顺序脉冲发生器构成: 计数器 译码器 CLK n 2n n n位环形计数器 CLK ① ② 计数器+译码器 型 环形计数器 型 计数器+译码器 型 设电路初始状态为Q0Q1Q2Q3=1000 Q0Q1Q2Q3 1000 0100 0010 0001 可用作顺序脉冲产生电路 环形计数器 型 序列信号发生器 1、概述 序列码:周期性重复出现的一组数码

文档评论(0)

1亿VIP精品文档

相关文档