- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数据类型和表达式 通过常量定义来定义九值逻辑下“与”运算的真值表: 北京邮电大学 huimin@bupt.edu.cn * 数据类型和表达式 VHDL表达式 VHDL表达式中可以使用变量或信号,变量和信号的定义方式很相似,但是使用上有很大的差别。 变量的定义采用如下的方式: VARIABLE 变量名: 类型名 [:=初值]; 变量的赋值用“:=”来表示。变量的赋值没有延迟。 北京邮电大学 huimin@bupt.edu.cn * 数据类型和表达式 信号定义的方式和变量定义类似: SIGNAL 信号名 : 类型名 [:=初值]; 信号的赋值用“=”表示。 信号的传送可以规定延迟,也可以不规定延迟。但是VHDL规定,如果没有指定信号传送的延迟,信号的传送也会有一个最小延迟Δ。 信号可以是全局定义的,PORT中定义的信号就是对所有的结构体都有效。但是,信号也可以是局部定义的,在结构体内部定义的信号只对这个结构体有效。 北京邮电大学 huimin@bupt.edu.cn * 数据类型和表达式 注意: 在一个VHDL表达式中,数据的类型应该相同。 如果不同的数据类型出现在同一个表达式,VHDL不会进行自动类型的转换,而只会给出错误信息。 VHDL支持运算符的重载。 例如可以对不同类型的信号各自进行AND运算。 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 VHDL库的种类和使用 VHDL的库可以分为三种类型:系统库,IEEE库和用户库。 系统库是VHDL语言本身预定义的库,包括STD库和WORK库。 STD库是系统的标准库,所有系统本身预定义的类型和有关的操作都包含在这个库中。 WORK库是用户的工作库 。 STD库和WORK库对用户都是透明的,也就是随时都可以使用的,不需要在描述中专门说明。 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 IEEE库是IEEE认可的标准库,其中包括对于STD_LOGIC类型以及有关函数的定义。 用户库就是VHDL软件提供厂商开发的库。应该查询相应软件的说明,知道有哪些库可以使用,以及如何使用。 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 程序包 一个VHDL库可以包含许多内容,并且往往以程序包(Package)的形式组织在一起。 一个程序包由两个部分构成:包的说明部分(Package Declaration)和包的主体部分(Package Body)。基本的结构如下: PACKAGE 程序包名 IS 程序包说明部分 END 程序包名; PACKAGE BODY 程序包名 IS 程序包主体描述 END 程序包名; 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 程序包的说明部分要对程序包内所定义的所有内容进行说明,可以包括: 常量说明; 信号说明,这里说明的信号可以被所有的结构体使用; 类型说明; 函数或过程说明; 部件(Component)说明,等。 程序包的主体部分则是对所包含的函数、过程、结构体进行具体的描述。 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 程序包示例。 PACKAGE qit_utilities IS TYPE qit IS (0’, ‘1’, ‘Z’, ‘X’); FUNCTION AND (a, b :qit) RETURN qit; FUNCTION OR (a, b :qit) RETURN qit; END qit_utilities; PACKAGE BODY qit_utilities IS FUNCTION AND (a, b :qit) RETURN qit IS CONSTANT qit_and_table : qit_2d := ( (0, 0, 0, 0), (0, 1, 1, X), (0, 1, 1, X), (0, X, X, X)); BEGIN RETURN qit_and_table(a, b); END AND; 北京邮电大学 huimin@bupt.edu.cn * VHDL的库和包 FUNCTION OR (a, b :qit) RETURN qit IS CONSTANT qit_or_table : qit_2d := ( (0, 1, 1, X), (1, 1, 1, 1), (1, 1, 1, 1), (X, 1, 1, X)); BEGIN RETURN qit_or_table(a, b); END
您可能关注的文档
最近下载
- 海尔集团资本运营案例研究.pptx VIP
- 幼儿园课件:绘本《太阳想吃冰淇淋》.pptx
- 锅炉安全操作培训记录.docx VIP
- 流感样病例暴发疫情处置指南(2022版).docx VIP
- 李坚贞忠之士贞.pptx VIP
- SL 670-2015 水利水电建设工程验收技术鉴定导则.docx VIP
- 红光机器厂实训报告总结与反思.pptx VIP
- 人工智能技术在乳腺癌风险分层管理和治疗策略中的应用相关试题及答案.doc VIP
- MBN_LV_124-1_2013-03 12V车载电子系统电气要求和测试.pdf VIP
- SJT 11364-2014 电子电气产品有害物质限制使用标识要求.pdf VIP
原创力文档


文档评论(0)