实验33 组合逻辑电路设计297584-仔细阅读后再买.pptVIP

  • 4
  • 0
  • 约3.87千字
  • 约 20页
  • 2020-04-16 发布于天津
  • 举报

实验33 组合逻辑电路设计297584-仔细阅读后再买.ppt

实验 3.3 组合逻辑电路设计 2 数字电子技术实验 一、实验目的 1. 掌握使用中规模集成芯片译码器和数据选择器 设计组合逻辑电路的方法。 1 . 设计一个 1 位二进制全减器 , 要求 : ⑴ 用芯片 74LS138 译码器及 74LS20 “ 与非”门各一片实现。 ⑵ 用两片数据选择器 74LS151 芯片实现。 二、实验任务 2. 用两片 74LS138 译码器实现一个 4 线 - 16 线译码器。 数字电路实验箱 ( 74LS20 、 74LS138 、 74LS151 数字集 成芯片、脉冲源 ) 、数字万用表、示波器、导线。 三、实验设备 四、实验原理及步骤 74LS138 引脚图 74LS151 引脚图 74LS138 逻辑符号 输入输出端说明 E 1 、 : 使能控制端 , E 1 =1 , A E 2 B E 2 0 2 2 ? ? B A E E 时芯片正常工作 , 输出与 输入二进制码相对应,其 它状态无译码输出。 A B C Y ? 0 A B C Y ? 1 A B C Y ? 2 BA C Y ? 3 A B C Y ? 4 A B C Y ? 5 A CB Y ? 6 CBA Y ? 7 C 、 B 、 A : 输入端 Y 7 ~ Y 0 : 输出端 ( 低电平有效 ) 输入 高位 输入 低位 输 入 输 出 E 1 E 2A + E 2B C B A Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 0 0 × × × × × 1 × × × 1 0 0 0 0 1 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 0 1 0 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 74LS138 功能表 低电平 有效 输出端 低 电平 有效 按右图接线 ( 输入 接电平开关,输出接 发光二极管 ) ,控制 电平开关 K1 ~ K3 ,使 得 A 2 A 1 A 0 从 000 ~ 111 变 化,输出二极管应为 对应的一盏灯不亮 ( 低电平输出 ) 。亮灯 情况符合功能表的芯 片则为好的。 根据 74LS138 功能表判断芯 片好坏: 输出发光 二极管 2 A 1 A 0 A 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 Y 74LS138 E 1 E 2A E 2B +5V “ 0 ” K1 K2 K3 74LS151 Y Y E 2 A 1 A 0 A 7 D 6 D 5 D 4 D 3 D 2 D 0 D 1 D 74LS151 逻辑符号 低电平 有效 输入输出端说明 A 2 、 A 1 、 A 0 : 地址输入端 D 7 ~ D 0 : 数据输入端 Y , Y : 输出端 作,由地址输入端控制输 出选择相应的数据输入端 E : 使能输入端 , E =0 时芯片工 E =1 时禁止状态 ? Y 7 0 1 2 D A A A 6 0 1 2 D A A A ? 5 0 1 2 D A A A ? 4 0 1 2 D A A A ? 3 0 1 2 D A A A ? 2 0 1 2 D A A A ? 1 0 1 2 D A A A ? 0 0 1 2 D A A A ? = m 7 D 7 + m 6 D 6 + m 5 D 5 + m 4 D 4 + m 3 D 3 + m 2 D 2 + m 1 D 1 + m 0 D 0 输入 高位 输入 低位 输 入 输 出 E A 2 A 1 A 0 D 7 ~ D 0 Y Y 1 × × × 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 × 0 1 D 7 ~ D 0 D 0 D 0 D 7 ~ D 0

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档