计算机组成原理本科期末试题4套含答案(大学期末复习资料).doc

计算机组成原理本科期末试题4套含答案(大学期末复习资料).doc

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 6 总分 一 二 三 四 五 六 七 八 学 院班 级学 号姓 名……………○…………… 学 院 班 级 学 号 姓 名 ……………○……………密……………○……………封……………○…………线………………………………          2007—2008 学年第 一 学期 课程名称: 计算机组成原理 二、(10分)判断题(判断下面每小题的叙述是否正确,在各小题后的括号内用“正确”/ 二、(10分)判断题(判断下面每小题的叙述是否正确,在各小题后的括号内用“正确”/“错误”表示判断的结果。每小题1分) 得分 (10分)填空题(每小题1分,答在各小题下 (10分)填空题(每小题1分,答在各小题下面空白处) 得分 1.16位(包括1位符号位)的定点小数,若用补码表示,其表示的真值范围是 1.16位(包括1位符号位)的定点小数,若用补码表示,其表示的真值范围是 。 -1~1-2-15 2.DRAM存储器之所以需要刷新是因为 。 有电荷泄漏,需定期补充 3.计算机的存储器采用分级存储体系的主要目的是 。 解决存储器在容量、速度、价格上的矛盾 4.组合逻辑控制的计算机经常采用三级的时序体制,这三级的具体名称是: 。 主状态周期-节拍电位-节拍脉冲 5.某SRAM芯片,其容量为128K×16位,除电源和接地端外,该芯片引出线的最少数目是 。 35 6.微指令格式可分为水平型和垂直型两类,其中 型微指令用较长的微程序结构换取较短的微指令结构。 垂直 7.某些计算机的中断分为不可屏蔽中断和可屏蔽中断,CPU对 中断必须响应。 不可屏蔽 8.在I/O设备单独编址的方式中,输入输出操作使用 指令实现。 专门的I/O 9.软件和硬件在逻辑功能上是 的,从系统的角度看,软件和硬件之间的界面即指令系统。 等效 10.指令周期是指 的时间。 CPU从内存中取出一条指令、分析该指令及执行完该指令所需要 1.在微指令中对微命令采用字段译码法时,一般将相容性微命令编在同一个字段中。( 1.在微指令中对微命令采用字段译码法时,一般将相容性微命令编在同一个字段中。( 错误 ) 2.CPU响应中断期间仍执行原程序。( 错误 ) 3.相联存储器是按内容(关键字段)寻址的存储器。( 正确 ) 4.主存都是由易失性的随机读/写存储器构成的。( 错误 ) 5.广泛采用的奇偶校验码,既能检测出奇数个数位的出错,又能检测出偶数个数位的出错。( 错误 ) 6.在统一编址方式下,一个具体地址只对应I/O设备(端口)或者只对应内存单元。( 正确 ) 7.在中断响应中,保护断点由用户编程完成。( 错误 ) 8.半导体存储器的存取时间和存取周期是不相等的。( 正确 ) 9.双端口存储器中的“双端口”是指分离的读端口和写端口,这样使得CPU可以同时对该存储器进行读、写操作。( 错误 ) 10.微程序控制方式和硬布线方式相比,前者可以使指令的执行速度更快。(错误 ) 得分 五、(15分)画出 五、(15分)画出组合逻辑控制器框图,根据指令处理过程,结合该框图中部件简要说明组合逻辑控制器的工作原理。 ……………○……………密……………○……………封……………○…………线……………………………… 得分 三、(10分) 三、(10分)请使用全加器的进位逻辑表达式阐述先行进位的概念,并说明为什么要在并行加/减法器中考虑采用先行进位方式。 解答: 解答:组合逻辑控制器框图如第五题答图所示(二者均可,也可用其他合理画法给出)。 完成一条指令经过取指阶段和执行阶段—— (控制器工作原理从图中按这两个阶段进行细节说明即可;执行阶段可任意以某常见指令为例,略)(得分点设为框图10分,解说5分) 第五题答图 组合逻辑控制器框图(参考) 解答: ①全加器进位逻辑表达式为—— Ci+1=AiBi+(Ai⊕Bi)Ci 可写为Ci+1=Gi+PiCi,其中Ai和Bi为参加 运算的两个二进制位,Ci为低位传来的进位; ②用n个这样的全加器构成并行加减法器时,进位的生成成为影响运算速度 的关键,故考虑有罪地位进位和操作数同时生成所有其他所需进位应是最为理 想。现已n=4为例带入上面逻辑表达式: C1=G0+P0C0 C2=G1+P1C1,将上式C1带入则C2=G1+P1G0+P1P0C0,同理有 C3=G2+P2C2=G2+P2G1+

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档