- 1、本文档共124页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Goke Microelectronics
ASIC 设计-FPGA 原型验证
版本 修改内容 修改人 时间
1.0 2014.07
1.1 2014.09
ASIC Design Team
I
ASIC 设计-FPGA 原型验证
目录
1 ASIC 验证技术......................................................................................................1
1.1 ASIC设计流程 ...............................................1
1.2 FPGA验证技术 ...............................................3
1.3 Altera与 Xilinx工具对比 ....................................3 1.4 VHDL与 Verilog对比 .........................................5
1.5 Verilog良好编程习惯 ........................................6
2 基于 ALTERA 的 ASIC 验证.................................................................................9
2.1 Stratix IV FPGA资源与架构 ..................................9
2.2 QuartusII设计工具 .........................................10
2.3 ASIC设计转换 ..............................................11
2.3.1 PLL 设计 ............................................................................................11
2.3.1 RAM 设计 ..........................................................................................16
2.4 时序约束...................................................19
2.4.1 QSFTcl.............................................................................................22
2.4.2 LogicLock...........................................................................................23
2.5 综合布局布线...............................................23
2.5.1 综合设置.............................................................................................24
2.5.2 增量编译.............................................................................................25
2.5.3 VQM QXP ......................................................................................30
2.5.4 时序分析............................................................................................30
2.6 下载设计文件...............................................32
2.7 Debug......................................................32
2.7.1 In-System Memory Content Editor..........................
文档评论(0)