RS232、RS485、RS422电平,及常见逻辑电平标准[文档推荐] .pdfVIP

RS232、RS485、RS422电平,及常见逻辑电平标准[文档推荐] .pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
RS232、RS485、RS422电平,及常见逻辑电平标准 RS232电平或者说串口电平,有的甚至说计算机电平,所有的这些说法, 指得都是计算机 9 针串口 (RS232)的电平,采用负逻辑, -15v ~ -3v 代表 1 +3v ~ +15v 代表 0 RS485 电平 和 RS422 电平 由于两者均采用 差分传输(平衡传输)的方式,所以他们的电平方 式,一般有两个引脚 A,B 发送端 AB 间的电压差 +2 ~ +6v 1 -2 ~ -6v 0 接收端 AB 间的电压差 大于 +200mv 1 小于 -200mv 0 定义逻辑 1 为 BA 的状态 定义逻辑 0 为 AB 的状态 AB 之间的电压差不小于 200mv 一对一的接头的情况下 RS232 可做到双向传输,全双工通讯 最高传输速率 20kbps 422 只能做到单向传输,半双工通讯,最高传输速率 10Mbps 485 双向传输,半双工通讯 , 最高传输速率 10Mbps 常见逻辑电平标准 下面总结一下各电平标准。和新手以及有需要的人共享一下 ^_^. 现在常用的电平标准有 TTL、CMOS、LVTTL、 LVCMOS、 ECL、PECL、LVPECL、RS232、 RS485 等, 还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL 等。下面简单介绍一下各自的供 电电源、电平标准以及使用注意事项。 TTL:Transistor-Transistor Logic 三极管结构。 Vcc :5V;VOH=;VOL=;VIH=2V ;VIL= 。 因为与 5V 之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影 响速度。所以后来就把一部分 砍“ ”掉了。也就是后面的 LVTTL。 LVTTL又分、以及更低电压的 LVTTL(Low Voltage TTL)。 LVTTL: Vcc :; VOH=;VOL=;VIH=2V ;VIL=。 LVTTL: Vcc :; VOH=;VOL=;VIH= ;VIL=。 更低的 LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就 OK 了。 TTL 使用注意: TTL 电平一般过冲都会比较严重,可能在始端串 22 欧或 33 欧电阻; TTL 电平输入脚悬空时是内部认为是高电平。要下拉的话应用 1k 以下电阻下拉。 TTL 输出不能驱动 CMOS 输入。 CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS 。 Vcc :5V;VOH=;VOL=;VIH= ;VIL=。 相对 TTL 有了更大的噪声容限,输入阻抗远大于 TTL 输入阻抗。对应 LVTTL,出现了 LVCMOS, 可以与的 LVTTL直接相互驱动。 LVCMOS: Vcc :; VOH=;VOL=;VIH= ;VIL=。 LVCMOS: Vcc :; VOH=2V;VOL=;VIH= ;VIL=。 CMOS 使用注意: CMOS 结构内部寄生有可控硅结构, 当输入或输入管脚高于 VCC一定值 ( 比如一 些芯片是时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。 ECL:Emitter Coupled Logic 发射极耦合逻辑电路 (差分结构 ) Vcc=0V;Vee :; VOH=;VOL=;VIH=;VIL=。 速度快,驱动能力强,噪声小,很容易达到几百 M 的应用。但是功耗大,需要负电源。为简化 电源,出现了 PECL(ECL结构,改用正电压供电 )和 LVPECL。 PECL: Pseudo/Positive ECL Vcc=5V;VOH=;VOL=;

文档评论(0)

蔡氏壹贰 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档