数字电子技术组合逻辑电路讲义教材.pptVIP

数字电子技术组合逻辑电路讲义教材.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术 第4章 组合逻辑电路 ;4.1 组合逻辑电路的分析方法;图4-1中输出变量与输入变量之间可表示为: 组合电路的分析步骤: 1. 由已知的逻辑图,写出相应的逻辑函数式; 2.对函数式进行化简; 3.根据化简后的函数式列真值表,找出其逻辑功能。 ;解:1.由逻辑图,写函数式: 2.化简得: 3.列真值表:;4.2 组合逻辑电路的设计方法;组合逻辑电路设计过程;[例4-2]设计一个三变量的多数表决电路。当输入变量中有两个或两个以上同意时,提议被通过;否则,提议不被通过。;解:1.进行逻辑抽象:;2.写出逻辑函数式: 3.选定器件类型为小规模集成电路的设计。 4.化简得: 5.画逻辑图: ;4.3 若干常用的组合逻辑电路 4.3.1 编码器 ;逻辑功能:将 编成000代码,将 编成001代码,…依次 类推,将 编成111代码。;普通编码器的逻辑表达式:;3位二进制普通编码器的逻辑图 ;表4-4 3位二进制优先编码器74LS148的功能表 ;优先编码器的逻辑表达式:;3位二进制优先编码器的逻辑图 ;[例4-3]试用两片74LS148实现一个16线-4线优先编码器,将 ~ 16个低电平信号编成1111~0000代码。要求 优先 级最高。;解:;4.3.2 译码器;中规模集成3位二进制译码器74LS138 ;当 时,控制端有效,输出函数表达 式为:;表4-5 中规模集成3线-8线译码器74LS138的功能表 ;[例4-4]试用两片74LS138实现一个4线-16线译码器,要求将 4位二进制代码0000~1111分别译成16个低电平信号。 ;解:;双二-四译码器74LS139;;2.显示译码器 显示译码器:用于驱动显示器的译码器。 七段半导体数码管,是由七段独立的发光二极管组成,通过 这七段独立的发光二极管的不同点亮组合,来显示0~9十 个不同的数字。;表4-6 七段显示译码器的真值表;写函数式: 化简得:;七段显示译码器7448的逻辑图 ;用七段显示译码器7448直接驱动共阴极的七段半导体数码 管的驱动电路:; :称为灯测试输入端,低电平有效。当 =0时,数码 管显示数字8,表明该数码管正常工作;否则,数码管不能正 常显示。数码管正常显示时,应令端接高电平。 :称为灭零输入端,低电平有效,用于将无效的零灭掉。 :称为消隐输入/灭零输出端,均为低电平有效。 ;[例4-6]设计一个有灭零控制的10位数码显示系统,要求保留 小数点后一位有效数字。 解:;3. 用74LS138实现多输出逻辑函数的步骤: a) 将待求函数式化成最小项和的形式,并转换成与非-与非 式; b) 画逻辑图。 [例3-5]试用74LS138实现多输出逻辑函数: ;解:a)将待求函数式化成最小项和的形式: 转换成与非-与非式得: ;b)画逻辑图: 令 ;4.3.3 数据选择器;美国国家半导体公司74HC153内部结构:;美国菲利浦公司74HC153内部结构:;当 =0,即控制端有效时实现数据选择功能,输出逻辑函 数式:;[例4-7]试用1个双四选一数据选择器74LS153接成1个八选一 数据选择器。 ;;2.八选一数据选择器74LS151;Motorola 74HC151结构图:;其函数式:;3.用数据选择器实现逻辑函数的步骤: 1)变换。 2)画逻辑图。 [例3-8]用四选一数据选择器实现函数 。 解:1)变换: 四选一数据选择器的输出函数式: 令 ,并代入待求函数式得:;令 所以可得: 2)画逻辑图: ;4.3.4加法器 ;由表3-14,可得出相应的函数式为 画逻辑图: ; 一位半加器的逻辑符号: 图3-11 一位半加器的逻辑符号 2.一位全加器

文档评论(0)

sunfuliang7808 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档