- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
                        查看更多
                        
                    
                
第7章常用接口芯片 
      7.1  可编程并行接口8255 
      7.2  可编程定时/计数器8253/8254 
      7.3  可编程串行接口8251 
         7.4    模拟I/O接口 
一个”人工智能”研发工程师的日常工作1 
一个”人工智能”研发工程师的日常工作2 
                  访问世界级芯片供应商网站 
一个”人工智能”研发工程师的日常工作3 
                                  研究SRR方案细节 
一个”人工智能”研发工程师的日常工作4 
                                  寻找SRR相关资料 
一个”人工智能”研发工程师的日常工作5 
                                   打开系统框图 
一个”人工智能”研发工程师的日常工作6 
第7章常用接口芯片 
      7.1  可编程并行接口8255 
      7.2  可编程定时/计数器8253/8254 
      7.3  可编程串行接口8251 
         7.4    模拟I/O接口 
7.1     可编程并行接口8255 
 7.1.1并行通信的概念 
 1. 并行通信与串行通信 
 并行通信:是指数据的各位同时进行传送的通信方式,可以字 
             或字节为单位并行进行。其速度快,但用的通信线 
             多、成本高,故不宜进行远距离通信。计算机内部 
             各种总线就是以并行方式传送数据的。 
 串行通信:是指数据逐位顺序传送的通信方式。串行传送的速 
              度低,但只需要很少几根通信线,适用于长距离而 
              速度要求不高的场合。在网络中传送数据绝大多数 
              采用串行方式。 
 2. 并行接口 
       无论是并行通信还是串行通信,就其I/O接口与CPU之间 
  的通信而言,均是以并行通信方式传送数据的 
⑴并行接口的分类 
          从并行接口的电路结构来看,并行口有: 
                 硬连线接口和可编程接口 
⑵并行接口内部的信息 
   一个并行接口中包括状态信息、控制信息和数据信息。 
    ① 状态寄存器 
   ② 控制寄存器 
    ③ 数据缓冲寄存器 (暂存数据用途) 
3. 典型的并行接口与CPU、外设的连接图 
                       数据总线 
                                                                输入数据 
                     输出数据准备好 
                                            控制寄存器                           输 
                     输入数据准备好                                 输入数据准备好 入 
                                                                            设 
                        中断请求                                    输入应答        备 
                                            状态寄存器                             
       CPU               复位 
     总线系统                 IOR 
                                          输入缓冲寄存器 
                         复位                                     输出数据 
                          IOW 
                                                                            输 
                  AEN                     输出缓冲寄存器            输出数据准备好 出 
                           地 
                 原创力文档
原创力文档 
                        

文档评论(0)