锦城学院数字电子基础复习.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计一个全减器,被减数和减数分别为变量A、B,低位向高位的借位信号为V。本位的差为D,本位向高位的借位为Y。试列出真值表,写出表达式。 用3/8译码器74138和附加门电路实现。 用八选一数据选择器74151实现。 2、用一片74138译码器(逻辑符号如图3-2所示)和门电路实现全加器,写出真值表,画出电路图。 3、触发器的状态转换图如下图所示,则它是哪种类型的触发器( ) 4、若将D触发器转换成T触发器,则应令D信号为( )。 5、为实现将JK触发器转换为D触发器,应使JK分别为( )。 6、JK触发器只要J,K信号同时为1,则一定引起状态翻转,这一说法是否正确?( ) 7、对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T信号为( ) 8、变量译码器、加法器、数码寄存器和数据选择器这四种逻辑器件中,属于时序逻辑电路器件的是( )。 9、某触发器的状态转换图所示,写出其特性方程,并用D和JK分别触发器实现它。 10、74390为集成异步十进制加计数器芯片,其初始状态为Q3Q2Q1Q0=1001,经过6个CP脉冲后,计数器的状态为( )。 11、某同步时序电路的状态转换图如右,该时序电路是几进制计数器( ) 12、计数器、编码器、触发器和寄存器件中用来寄存代码的器件是( )。 13、用触发器设计任意编码的BCD码计数器时,是否必须检查电路的自启动( )。 14、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。 15、JK触发器只要J,K端同时为1,则一定引起状态翻转,这一说法是否正确?( ) 16、单稳态触发器的应用有哪些?( ) 17、64k×8 的ROM中,有( )根地址线和( )根数据线。 18、32M×8的RAM中,有( )根地址线和( )根数据线。 19、容量为256×4的存储器,每字( )位,共计( )字,( )个存储单元。 20、将容量为256×4的RAM扩展成1K×8的RAM,需( )片256×4的RAM。 21、一个容量为1K×8的存储器有( )个存储单元。 22、施密特触发器、多谐振荡器、双稳态触发器和单稳态触发器中,能将正弦波变换为矩形波的是哪种? 23、多谐振荡器、施密特触发器、双稳态触发器和单稳态触发器中,能将三角波变换为矩形波的是( ) 24、对电压、频率、电流等模拟量进行数字处理之前,必须将其进行( )转换。 25、石英晶体多谐振荡器的突出优点是( )。 26、用555定时器构成单稳态触发器,其输出脉宽为( ) 27、数字电路中最基本的运算电路是( )。 28、要改变触发器的状态,必须有CP脉冲的配合,这一说法是否正确( ) 29、写出JK触发器的驱动激励表和状态转换图。 30、根据CP和JK输入信号,初始状态为0,画出输出波形。 31、已 知 逻 辑 电 路 图 及 C 脉 冲 波 形, 试 画 出 输 出 , 的 波 形(设, 的 初 始 状 态 均 为“0”)。 32、把正边沿D触发器转换为正边沿JK触发器,写出转换过程并画出电路图。 33、TTL三态门电路如图所示。画出图示输入波形所对应的输出F的波形。(10分 ) 34、用两片74LS290异步十进制计数器芯片设计一个60进制计数器的电路, 画出电路连接图。 35、电路如图所示,试分析由74161芯片构成的计数器的计数容量为多少?输出Z的序列为多少?分析要有过程。 36、试画出电路的波形。 用集成计数器74LS161设计9进制加计数器,画出连接电路图。(清零法和置数法) 74HCT390异步二——十进制计数器芯片设计7进制计数器。 39、已 知 逻 辑 电 路 畋 及A ,B,D 和C 脉 冲 的 波 形 如 图 所 示 , 试 写 出 J,K 的 逻 辑 式 , 并 列 出Q 的 状 态 表。 40.已知逻辑电路输入A,B,C及输出F的波形如图所示,试分别列出状态 表,写出逻辑式,画出逻辑图。 41.七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的 8421BCD码为( )。 P65 2.2.3, 2.2.4,P194 4.2.3, 4.4.23 P327 6.5.11 P6.5.18 标准与或表达式、三态门、OC门、正逻辑、竞争与冒险、8421码和8421BCD、译码器

文档评论(0)

0004499 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档