计算机组成原理实验报告1-单周期.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学 海 无 涯 计算机组成原理实验报告 单周期处理器开发 Q:1064950364 2015.05.12 文档目录: 1、 功能设计说明 2、 模块化和层次化设计说明 3、 具体模块定义 4 、 测试代码及结果 5、 实验完成时间安排 6、 心得体会 1 学 海 无 涯 2 学 海 无 涯 1、 功能设计说明 1. 完成的指令集: a) add ,sub,and ,or ,slt,lw ,sw,beq 和J 指令。 b) 不支持溢出。 2. 处理器为单周期设计。 3. 功能模块统一采用书上201 页的图4-24 设计,信号控制采用书上的 193 页图4-12 和200 页图4-22 的真值表进行化简。 2、 模块化和层次化设计说明 3、 具体模块定义 3 学 海 无 涯 数据通路: 1)PC 模块定义: (1) 基本描述 PC 主要功能是完成输出当前指令地址。复位后,PC指向 0x0000_0000 ,此处为第一条指令的地址。 (2) 模块接口 信号名 方向 描述 4 学 海 无 涯 [31:0]address I 输入的指令地址 c lk I 时钟信号 rst I 复位信号 [31:0]out O 输出的指令地址 (3)功能定义 序号 功能名称 功能描述 1 复位 rst=1时,将out置 为0X0000_0000 2 输出指令地址 时钟信号到来时, 将address赋给out 2 )NPC 模块定义: (1) 基本描述 NPC 主要功能是根据当前指令是否为beq指令,输出下一条指令的地 址。该模块调用了MUX模块。 (2) 模块接口 信号名 方向 描述 [15:0]imaddr I 指令的低16位 5 学 海 无 涯 ALU计算结果:

文档评论(0)

number02 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档