基于EDA技术的数字频率计设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业论文﹙设计﹚ 题 目 数字频率计的设计 学生姓名 学号 所在院(系) 物理系 专业班级 指导教师 完成地点 物理系实验室 2009年 5 目录 引言………………………………………………………………………1 1 频率测量原理……………………………………………………3 1.1 概述……………………………………………………………4 1.2 频率测量原理及方法…………………………………………4 1.2.1频率测量方法概述……………………………………4 1.2.2 电子计数法测频原理…………………………………5 1.2.3 常用的测频方法………………………………………6 2 方案比较及确定……………………………………………………7 2.1 方案比较……………………………………………………7 2.1.1方案一利用数字电路制作数字频率计………………7 2.1.2方案二利用ICM7216D制作数字频率计……………7 2.1.3方案三基于CPLD芯片设计数字频率计………8 2.2 方案确定……………………………………………………8 3 数字频率计设计与制作…………………………………………9 3.1系统工作原理及特点…………………………………………9 3.1.1系统原理框图…………………………………………9 3.1.2系统原理及特点………………………………………9 3.2 数字频率计个模块的设计…………………………………9 3.2.1 放大整形电路………………………………………9 3.2.2 测频时序控制电路的设计…………………………11 3.2.3 分频器………………………………………………13 3.2.4 计数与控制电路……………………………………14 3.2.5 锁存器………………………………………………17 3.2.6扫描显示电路…………………………………………18 3.2.7系统总的原理图仿真结果……………………………20 4 误差分析……………………………………………………………23 4.1量化误差………………………………………………………23 4.2闸门时间误差…………………………………………………24 5 调试、下载及结果分析……………………………………………26 5.1引脚的锁定…………………………………………………26 5.2下载和测试……………………………………………………26 5.2.1下载到CPLD芯片上……………………………………26 5.2.2 实际测试……………………………………………27 结束语…………………………………………………………………29 致谢………………………………………………………………30 参考文献………………………………………………………………31 附录A英文文献原文………………………………………………32 附录B汉语翻译……………………………………………………42 附录C源程序……………………………………………………47 数字频率计的设计 (陕西理工学院 物理系 电子信息科学与技术,班,陕西 汉中 723000) 指导教师: [摘要] 本文详细阐述了利用VHDL硬件描述语言设计,并在EDA工具的帮助下,用CPLD实现数字频率计的设计方法和实现步骤。其最大显示量程为10MHz,且具有实现自动量程切换功能,显示采用动态扫描方式。除放大整形电路和数码管显示外,其他模块在一块CPLD芯片上,与其他方法做成的频率计相比,具有体积小,可靠性高,灵活性强等特点。 [关键词] 自动量程转换;VHDL;数字频率计; Designing of Practical Cymometer 似的看来 (Grade 5,Class 1,Major electronic information science and technology,physics Dept,Shaanxi University of Technology,Hanzhong723000,Shaanxi) 深刻地方艰苦法 [Abstract]:This article elaborates the design method and the realization step of implementing digital counter based on CPLD with the help of EDA tool and the VHDL ha

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档