根据fpga数字钟设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基 于 F P G A 的 数 字 钟 设 计 学院:电子信息工程学院 专业:电子设计自动化 班级:1 班 姓名:XXX 学号:201210525XXX 摘 要 伴随着集成电路技术的发展, 电子设计自动化(EDA)技术逐渐成为数字电路 设计的重要手段。基于FPGA的EDA技术的发展和应用领域的扩大与深入,使得EDA 技术在电子信息,通信,自动控制,计算机等领域的重要性日益突出。 本设计给出了一种基于FPGA的多功能数字钟方法,采用EDA作为开发工具,VH DL语言和图形输入为硬件描述语言,QuartusII作为运行程序的平台,编写的程 序经过调试运行,波形仿真验证,下载到EDA实验箱的FPGA芯片,实现了设计目 标。 系统主芯片采用CycloneII系列EP2C35F672C8。采用自顶向下的设计思想, 将系统分为五个模块:分频模块、计时模块、报时模块、显示模块、顶层模块。 用VHDL语言实现各个功能模块, 图形输入法生成顶层模块. 最后用QuartusII软 件进行功能仿真, 验证数字钟设计的正确性。 测试结果表明本设计实现了一个多功能的数字钟功能,具有时、分、秒计时 显示功能,以24小时循环计时;具有校正小时和分钟的功能;以及清零,整点报 时功能。 关键词:EDA 技术;FPGA;数字钟;VHDL 语言;自顶向下 Abstract Accompanied by the development of integrated circuit technology, elec tronic design automation (EDA) technology is becoming an important mea ns of digital circuit design. FPGA EDA technology development and expans ion of application fields and in-depth, the importance of EDA technology i n the field of electronic information, communication, automatic control, co mputer, etc. have become increasingly prominent. This design gives a FPGA-based multifunctional digital clock using ED A as a development tool, VHDL language and graphical input hardware de scription language, the QuartusII as a platform for running the program, written procedures debugging and running, the waveform simulation down loaded to the FPGA chip to achieve the design goals. The main system chip CycloneII series EP2C35F672C8. Adopted a top dwn design ideas, the system is divided into five modules: frequency mod ule, timing module, timer module, display module, the top-level module. W ith VHDL various functional modules, graphical inpu

文档评论(0)

汪汪队 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档