经典数字电路和模拟电路面试题.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数 字 电 路 1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果 关系。 电路设计可分类为同步电路和非同步电路设计。同步电路利用时钟脉冲使其子系 统同步运作,而非同步电路不使用时钟脉冲做同步,其子系统是使用特殊的 “开始 ”和 “完成 ”信号使之同步。由於非同步电路具有下列优点 --无时钟歪斜问题、低电源消耗、 平均效能而非最差效能、 模组性、 可组合和可复用性 --因此近年来对非同步电路研究增 加快速,论文发表数以倍增,而 Intel Pentium 4处理器设计,也开始采用非同步电路设 计。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写 控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是 可以监控的。同步电路是由时序电路 (寄存器和各种触发器 )和组合逻辑电路构成的电路, 其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK, 而所有的状态变化都是在时钟的上升沿 (或下降沿)完成的。 3、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。 在硬件上,要用 oc 门来实现(漏 极或者集电极开路) ,由于不用 oc门可能使灌电流过大,而烧坏逻辑门,同时在输出 端口应加一个上拉电阻。 (线或则是下拉电阻) 4、什么是 Setup 和 Holdup 时间?(汉王笔试) 5、setup和 holdup 时间,区别.(南山之桥) 6、解释 setup time和hold time 的定义和在时钟信号延迟时的变化。 (未知) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是 指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上 升沿(如上升沿有效)T 时间到达芯片, 这个 T 就是建立时间 -Setup time.如不满足 setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被 打入触发器。保持时间是指触发器的时钟信号上升沿到来以后, 数据稳定不变的时间。 如果 hold time 不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间 (Hold time)。建立时间是指在时钟边沿前, 数据 信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时 间。如果不满足建立和保持时间的话,那么 DFF 将不能正确地采样到数据,将会出现 metastability 的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保 持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 8、说说对数字逻辑中的竞争和冒险的理解, 并举例说明竞争和冒险怎样消除。 (仕 兰微电子) 9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时 间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒 险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 10、你知道那些常用逻辑电平? TTL 与COMS 电平可以直接互连吗? (汉王笔试) 常用逻辑电平: 12V,5V,3.3V;TTL 和 CMOS 不可以直接互连,由于 TTL 是在 0.3-3.6V 之 间,而 CMOS 则是有在 12V 的有在 5V 的。CMOS 输出接到 TTL 是可以直接互连。 TTL 接到 CMOS 需 要在输出端口加一上拉电阻接到 5V 或者 12V。 cmos的高低电平分别 为:Vih=0.7VDD,Vil=0.3VDD;V oh=0.9VDD,Vol=0.1VDD. ttl 的为:Vih=2.0v,Vil=0.8v;V oh=2.4v,Vol=0.4v. 用 cmos可直接驱动 ttl;加上拉后,ttl 可驱动 cmos. 11、如何解决亚稳态。 (飞利浦-大唐笔试) 亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发 器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某 个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡 状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 解决方法: 1 降低系统时钟 2 用反应更快的 FF 3 引入同步机制,防止亚稳态传播 4 改善时钟质量,用边沿变化快速的时钟信号 关键是器件使用比较好的工艺和时钟周期的裕量要大。 12、IC 设计中同步复位与异步复位的区别。

文档评论(0)

183****8595 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档