- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1
第十三章 触发器和时序逻辑电路
13.1 重点内容提要
时序逻辑电路由组合逻辑电路和具有记忆作用的触发器构成。时序逻辑电路的特点是:其输出不仅
仅取决于电路的当前输入,而且还与电路的原来状态有关。
1. 双稳态触发器
双稳态触发器的特点:
1) . 有两个互补的输出端
Q 和 Q 。
2).有两个稳定状态。“ 1” 状态和“ 0” 状态。通常将 Q = 1 和 Q = 0 称为“ 1” 状态,而把 Q
= 0 和 Q = 1 称为“ 0” 状态。
3).当输入信号不发生变化时,触发器状态稳定不变。
4).在一定输入信号作用下,触发器可以从一个稳定状态转移到另一个稳定状态。
按其逻辑功能,触发器可分为: RS触发器, JK 触发器、 D 触发器、 T 触发器和 T’ 触发器。
各时钟控制触发器的逻辑符号和逻辑功能见表 13.1.1:
表 13.1.1 钟控制触发器的逻辑符号和逻辑功
名称 逻辑符号 次态方程
RS 触发器 Q n 1 S RQ
R S 0
(约束方程)
JK 触发器 Q n 1 JQ n KQ n
D 触发器 Q n 1 D
T 触发器 Q n 1 T Q n
T’ 触发器 Q n 1 Q n
把一种已有的触发器通过加入转换逻辑电路,可以转换成为另一种功能的触发器。
2.同步时序逻辑电路的分析
同步时序逻辑电路的分析步骤如下:
1.由给定的逻辑电路图写出下列各逻辑方程式:( 1)各触发器的特性方程。
( 2)各触发器的驱动方程。( 3)时序电路的输出方程。
2.将驱动方程代入相应触发器的特性方程,求得电路的状态方程(或次态方程)。
3.根据状态方程和输出方程,列出该时序电路的状态表,画出状态转换图或时序图。
4.根据电路的状态转换图说明该时序逻辑电路的逻辑功能。
3.典型的时序逻辑电路
在数字系统中,最典型的时序逻辑电路是寄存器和计数器。
1)寄存器
寄存器是用来存储数据或运算结果的一种常用逻辑部件。寄存器的主要组成部分是在双稳态触发器
基础上加上一些逻辑门构成。按功能分,寄存器分为 数码寄存器和移位寄存器。移位寄存器是既能寄存
数码,又能在时钟脉冲的作用下使数码向高位或向低位移动的逻辑功能部件。通常有左移寄存器、右移寄存器、双向移位寄存器和循环移位寄存器。移位寄存器可实现数据的串行、并行转换,数据的运算和数据的处理等。
2)计数器
计数器是一种对输入脉冲数目进行计数的时序逻辑电路,被计数的脉冲信号称为计数脉冲。计数器
除计数外,还可以实现定时、分频等,在计算机及数字系统中应用极广。
计数器种类很多,通常有如下不同的分类方法。
( 1)按逻辑功能可分为加法计数器、减法计数器和可逆计数器。
( 2)按计数进制可分为二进制计数器、十进制计数器和任意进制计数器等。
( 3)按工作方式可分为同步计数器和异步计数器。集成电路 74161 型四位同步二进制计数器
图 13.1.1 为 74161 型四位同步二进制可预置计数器的外引线排列图及其逻辑符号,其中
RD 是异步
( a) 外引线排列图 ( b) 逻辑符号
图 13.1.1 74161 型四位同步二进制计数器
清零端, LD 是预置数控制端, A3 A2 A1 A0 是预置数据输入端, EP 和 ET 是计数控制端, Q 3Q2Q 1Q 0 是计
数输出端, RCO 是进位输出端。 74161 型四位同步二进制计数器具有以下功能:
① 异步清零。 RD 0 时,计数器输出被直接清零,与其他输入端的状态无关。
② 同步并行预置数。在 RD 1 条件下,当 LD 0 且有时钟脉冲 CP 的上升沿作用时, A3 、 A2 、
A1 、 0 输入端的数据 d3 、 d2 、 d1 、 d 0 将分别被 Q3 、 Q2 、 Q1 、 Q0 所接收。
③ 保持。在 RD LD 1 条件下,当 ET EP 0,不管有无 CP 脉冲作用,计数器都将保持原有状态
第 13 章 触发器和时序逻辑电路
不变。需要说明的是,当 EP 0, ET 1 时,进位输出 RCO 也保持不变;而当 ET 0 时,不管 EP 状态
如何,进位输出 RCO=0。
④ 计数。当 RD LD EP ET 1,且有时钟脉冲 CP 的上升沿作用时, 74161 处于计数状态。
集成电路 74LS290 异步十进制计数器。其外引线排列图如图 13.1.2 所示。它由一个一位二进制计数
器和一个异步五进制计数器组成。如果计数脉冲由 CP0 端输入,输出由 Q0 端引出,即得二进制计数器;
如果计数脉冲由 CP1 端输入,输出
文档评论(0)