译码器和编码器实验.docxVIP

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
___________________________________________________________________________________________________ 实验三 译码器和编码器 一实验目的 1.掌握译码器、编码器的工作原理和特点。 2.熟悉常用译码器、编码器的逻辑功能和它们的典型应用。 二、实验原理和电路 按照逻辑功能的不同特点,常把数字电路分两大类:一类叫做组合逻辑电路,另一类称为时 序逻辑电路。组合逻辑电路在任何时刻其输出的稳态值,仅决定于该时刻各个输入信号取值组 合的电路。在这种电路中,输入信号作用以前电路所处的状态对输出信号无影响。通常,组合 逻辑电路由门电路组成。 组合逻辑电路的分析方法:根据逻辑图进行二步工作: a.根据逻辑图,逐级写出函数表达式。 b.进行化简:用公式法、图形法或真值表进行化简、归纳。 组合逻辑电路的设计方法:就是从给定逻辑要求出发,求出逻辑图。一般分四步进行。 a.分析要求;将问题分析清楚,理清哪些是输入变量,哪些是输出函数。 b.列真值表。 c.进行化简:变量比较少时,用图形法。变量多时,可用公式化简。 d.画逻辑图:按函数要求画逻辑图。 进行前四步工作,设计已基本完成,但还需选择元件——集成电路,进行实验论证。 值得注意的是,这些步骤并不是固定不变的程序,实际设计时,应根据具体情况和问题难易 程度进行取舍。 精品资料 ___________________________________________________________________________________________________ 1.译码器 译码器是组合电路的一部分,所谓译码,就是把代码的特定含义“翻译”出来的过程,而实现 译码操作的电路称为译码器。译码器分成三类: a.二进制译码器:如中规模 2—4 线译码器 74LS139。,3—8 线译码器 74LS138 等。 b.二—十进制译码器:实现各种代码之间的转换,如BCD 码—十进制译码器 74LS145 等。 c.显示译码器:用来驱动各种数字显示器,如共阴数码管译码驱动 74LS48,(74LS248), 共阳数码管译码驱动 74LS47(74LS247)等。 2.编码器 编码器也是组合电路的一部分。编码器就是实现编码操作的电路,编码实际上是译码相反的 过程。按照被编码信号的不同特点和要求,编码器也分成三类: a.二进制编码器:如用门电路构成的 4—2 线,8—3 线编码器等。 b.二—十进制编码器:将十进制的0~9 编成 BCD 码,如:10 线十进制—4 线 BCD 码编码 器 74LS147 等。 c.优先编码器:如 8—3 线优先编码器 74LS148 等。 三、实验内容及步骤 1.译码器实验 (1)将二进制 2-4 线译码器 74LS139,及二进制 3-8 译码器 74LS138 分别插入实验系统 IC 空插座中。 按图 1.3.1 接线,输入 G、A、B 信号(开关开为“1、” 关为“0”),观察 LED 输出 Yo、Y 、 1 Y 、Y 的状态(亮为“1,” 灭为“0”),并将结果填入表 1.3.1 中。 2 3 表 1.3.1 74LS139 2-4 线译码器功能表 输 入 输 出 精品资料 ___________________________________________________________________________________________________ Y Y1 Y Y 2 3 o 1 0 0 0 0 × 0 0 1 1 × 0 1 0 1 1 图 1.3.1 74LS139 2-4 线译码器实验线路 表 1.3.2 74LS138 3-8 线译码器功能表 输 入 输 出 使能 选择 YO Y1 Y2 Y3 Y4 Y5 Y6 Y7 (G2A+G2B) 精品资料 ___________________________________________________________________________________________________ 1 1 图 1.3.2 74LS138 3-8 线译码实验线路 1 1 1 1 1 1 1 1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 按图 1.3.2 接线,使能信号 G ,G ,G 2B 0 0 0 0 0 0 0 1 2A 满足表 1.3.2 条件时(开关开为“1、” 关为“0”), 译码器选通。输入 G 、G 、G 、A、B、C 1 2A 2B 信号(开关开为“1、” 关为“0”),观察 LED 输 出 Yo~Y (亮为“1,” 灭为“0

文档评论(0)

damoyihao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档