- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逻辑式为: 是求反运算 逻辑符号如下: 3.“非”逻辑关系及运算 条件具备时,结果不成立,条件不具备时结果成立,这种条件与结果之间的关系称为“非”逻辑 真值表 二个条件相同时,结果不成立,二个条件相 异时,结果成立。 函数式 逻辑符号 4.复杂和复合逻辑关系 (1)异或逻辑关系 二个条件相同时,结果成立,二个条件相异时,结果不成立。 函数式 逻辑符号 (2)同或逻辑关系 (3)复合逻辑关系 它由“与”、“或”、“非”三种基本逻辑关 系组合而成。 其中后四个定律可以用前四个进行证明成立, 也可用真值表证明等式成立。 分配律 荻魔根定律 令开关合上为“1”,不合为“0”,灯亮为“1”,暗为“0”时真值表 (2)函数表达式表示 (1)真值表表示 (3)逻辑图和波形图表示 (4)卡诺图→ 2.逻辑函数的标准“与—或”表达式 三开关控制一只电灯的逻辑问题的三种表达式 例2. 卡诺图化简 结果为: 画出四变量卡诺图 3.包围“1”格得原函数,包围“0”格得反函数, 经二次求反后分别可用“与非”逻辑和“或非” 逻辑实现。 卡诺图化简时的一般原则和规律: 1.只能对 个相邻方格实施包围,包围圈 越大,式子越简; 2.小方格可以重复包围,但每一包围必须 含有一个未被包围过的方格,否则多余; 本章讨论的是实现各种功能逻辑功能的具体电子电路。如实现“与”逻辑功能的具体电路,“或非”逻辑功能的具体电路等等。由于“与”、“或”、“非”、“与非”、“或非”、“与或非”等逻辑功能已经了解。所以,我们只介绍两种主要的电路类型和结构。即电路的基本类型 、结构、定性的工作原理、电路的外特性、以及使用时的注意事项等。 第二章 集成逻辑门电路 五、TTL其它逻辑门电路 或非门、集电极开路与非门(OC)、 三态输出门(TS)等 1.TTL或非门 2.TTL集电极开路与非门(OC门) L1 L2 OC门的线与连接 OC门电路符号 3.TTL三态输出门 使能控制端 三态门使能,即D1、D2截止, A和L实现了反相输出, ; =1,在A=0或1这两种情况下, 注意:三态输出门的电路符号有多种: 1 L A 三态门的应用 信号双向传输 总线结构 2.2.3 各类门电路应用时的注意事项 一、多余输入端的处理 (1)对于与非门电路:把多余输入端接正电源或者与有用端并联使用; (2)对于或非门电路:把多余输入端接地或与有用端并联使用,通过电阻接地时,对TTL这只串联电阻阻值只能在500欧姆以下; 特别注意:不能把多余输入端悬空。对TTL电路,悬空虽相当于高电平,但易引入干扰;对CMOS电路,悬空低电位,使相应管子截止,破坏了逻辑关系,也会引入干扰。 组合逻辑电路的特点是:在任何时刻的输出状态(结果),只决定于该时刻的输入取值。一旦输入取值确定后,输出结果就可以明确确定。它的电路框图如图所示: 第3章 组合逻辑电路 逻辑电路 组合逻辑电路 时序逻辑电路 现时的输出仅取决于现时的输入 除与现时输入有关外还与原状态 有关 § 3.1 概述 1.由给定的逻辑图写出逻辑关系表达式。 分析步骤: 2.用逻辑代数或卡诺图对逻辑表达式进行化简。 3.列出输入输出状态表并得出结论。 电路 结构 输入输出之间的逻辑关系 组合逻辑电路分析 例:分析下图的逻辑功能。 A B F 任务要求 最简单的逻辑电路 1.指定实际问题的逻辑含义,列出真值表,进而写出逻辑表达式。 2.用逻辑代数或卡诺图对逻辑表达式进行化简。 3.列出输入输出状态表并画出逻辑电路图。 分析步骤: § 组合逻辑电路设计 例:设计三人表决电路(A、B、C)。每人一个按键,如果同意则按下,不同意则不按。结果用指示灯表示,多数同意时指示灯亮,否则不亮。 1.首先指明逻辑符号取“0”、“1”的含义。三个按键A、B、C按下时为“1”,不按时为“0”。输出量为 F,多数赞成时是“1”,否则是“0”。 2.根据题意列出逻辑状态表。 逻辑状态表 3.画出卡诺图: 用卡诺图化简 A BC 00 01 11 10 0 1 AB AC BC 4.根据逻辑表达式画出逻辑图。 ?1 A B B C F A B C F 若用与非门实现 第四章 集成触发器和时序逻辑电路 时序逻辑电路的工作特点与组合逻辑电路不同,时序电路某时刻的输出状态不但与该时刻的输入取值有关,还与前一时刻的输出状态有关。因此,必须把前一时刻的输出记忆下来。为此,增加了电路的复杂性。下面是时序电路的基本框图,它由组合电路和记忆电路(触发器)两部分组成。 第四章 集成触发器 第四章 集成触发器 式中X是电路输入,Z是电路输出,Qn记忆电路的初态,Q
您可能关注的文档
最近下载
- SY∕T 7336-2016 钻井液现场工艺技术规程.pdf
- 普通生物学-生物与环境.ppt VIP
- CAR-T细胞治疗ppt参考课件.ppt
- DB32_T 5161-2025 尘肺病康复站服务规范.docx VIP
- 第29课+智能工具再体验(课件)2024-2025学年五年级全一册信息科技人教版.pptx VIP
- DB32_T 4526-2023 双孢蘑菇菌种工厂化生产技术规程.pdf VIP
- 2025年国家药品监督管理局药品审评中心考试真题(及参考答案).docx VIP
- 3.5相同时间比快慢(课件)2025教科版科学三年级上册.pptx
- 开盘筹备及应急预案(3篇).docx VIP
- 下咽癌护理查房.pptx VIP
原创力文档


文档评论(0)