基于FPGA的交通灯(verilog).docx

  1. 1、本文档共6页,其中可免费阅读2页,需付费100金币后方可阅读剩余内容。
  2. 2、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。
  3. 3、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
  4. 4、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于同步交通信号控制器试验目的进一步熟悉原理交通信号控制逻辑的抽象建模方法掌握同步有限状态机的置位与复位方法掌握编写可综合的一般指导原则试验原理和亍为描述用于综合还只有十年的历史可综合风格的和语法只是它们各自语言的一个子集的可综合性研究近年来非常活跃可综合子集的国际标准目前尚未最后形成因此各厂商的综合器所支持的子集也略有不同对于有关可综合的的内容我们只着重于介绍算法级和门级结构的描述把一个时序逻辑抽象成一个同步有限状态机是设计可综合模块的关键有限状态机是设计各种时序逻辑电路的关键具体的有限状态机

基于同步FSM交通信号控制器 试验目的 1、 进一步熟悉FSM原理; 2、 交通信号控制逻辑的抽象建模方法; 3、 掌握同步有限状态机的置位与复位方法; 3、掌握编写可综合的FSM一般指导原则; 试验原理 Verilog HDL和VHDL亍为描述用于综合还只有十年的历史,可综合风格的 VerilogHDL和VHD啲语法只是它们各自语言的一个子集; HDL的可综合性研究 近年来非常活跃, 可综合子集的国际标准目前尚未最后形成, 因此,各厂商的综 合器所支持的HDL子集也略有不同;对于有关可综合的 VerilogHDL的内容我们 只着重于介绍RTL算法级和门级结构的描述;把一个时序逻辑抽象成一个同

文档评论(0)

jinchenl + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档