- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
器数计
一、实验目的
?掌握由集成触发器构成的二进制计 数器电路的工作原理
?掌握中规模集成计数器的使用方法
?学习运用上述组件设计简单计数器 的技能
二、实验原理
计数是最基本的逻辑运算,计数器不仅用来计算输入 脉冲的数目,而且还用作定时电路、分频电路和实现数字 运算等,而且它是一种十分重要的时序电路。
计数器的种类很多。按计数的数制,可分为二进制、■ 十进制及任意进制。按工作方式可分为异步和同步计数器 两种。按计数的顺序又可分为加法(正向)、减法(反向) 和加减(可逆)计数器。
计数器通常从零开始计数,所以应该具有清零功能。 有些集成计数器还有置数功能,可以从任意数开始计数。
订Q 1?异步二进制加法计数器 ■
用D触发器或JK触发器可以构成异步二进 制加法计数器。图261是用四个D触发器构 成的二进制加法计数器。其中每个D触发器 作为二分频器。在Rd作用下计数器清“0” o 当第一个CP脉冲上升沿到来时,Q。由“0” 变成“1”,当第二个CP脉冲到来后,Qo 由“1”变成“0”,这又使得Qi由0变成1, 依次类推,实现二进制计数。
图261异步二进制加法计数器
昱2.十进制集成计数电路74LS90
74LS90是异步二-五-十进制计数器。其 管脚图如图262所示,它的内部由两个计 数电路组成,一个为二进制计数电路,计 数脉冲输入端为CP】,输出端为Qa;另一个 为五进制计数电路,计数脉冲输入端CP?, 输出端为Qb、Qc、Qd。这两个计数器可独 立使用。当将Qa连到CP?时,可构成十进 制计数器。
74LS90的功能表见表261。它具有复 “0”输入端Roa和Rob,并有复“9”输 入端R9A和R9B。如果输入端Roa和Rob皆 为高电平时,计数器复“0” ; R9A和 R9B皆为高电平时,计数器复“9” o计 数时Roa和Rob其中之一或者两者同时接 低电平,并要求R9A和R9B其中之一或者 同时接低电平。
ROA ROB R9A R9B CP QD QC QB QA
1 1 0 X X 0 0 0
2
1
1
X
0
3
0
X
1
1
4
X
0
1
1
5
X
0
X
0
6
0
X
0
X
7
0
X
X
0
8
X
0
0
X
0 0
计数
计数
计数
计数
1代表高电平,0代表低电平,X代表任意,代表高到低电平跳变
74LS90构成的不同进制计数时的连线图如图263所示。
㈣ liff?53 74LS909II* Qd(M
㈣ liff?
5
3 74LS90
9
II
* Qd
(M
三、实验内容及步骤
1.按图261利用两片74LS74接成四位二进制 计数器,输出端接发光二极管,由时钟端逐 个输入单次脉冲,观察并记录Q3、Q2 Qi和 Qo的输出状态,验证二进制计数功能。
从CP端输入lKHz的连续脉冲,并用示波器观 察各级的波形。
2.按图(a)用74LS90接成二进制计数器,由
CP]逐个输入单次脉冲,观察输出状态并记录, 验证其二进制计数功能O
3.按图(b)接成五进制计数器,由CP?逐 个输入单次脉冲,观察输出状态并记录, 验证其五进制计数功能。
4?按图(c)接成8421码十进制计数器,由( CP]输入单次脉冲,观察并记录输出状态, 验证其十进制计数功能。
5?按图(d)接成5421码十进制计数器,由 CP?输入单次脉冲,观察并记录输出状态, 验证其计数功能。
74LS248
A B C D
Qa
Qb Qc
Qd
CP2
74LS90
3 7 10
CPI
计数译码显示实验电路
四、实验仪器与器件
?数字电路实验箱
1个
?双踪示波器
1台
?共阴极数码显示管
1个
?集成电路:
一■五■十进制计数器
74LS90
2片
BCD-7段码译码器
74LS248
1片
与非门
74LS00
1片
原创力文档


文档评论(0)