安徽工业大学数字逻辑课程设计报告书.docxVIP

安徽工业大学数字逻辑课程设计报告书.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑课程设计 :振华 班级:网 124 学号: 129074422 一、设计任务要求 数字时钟是由振荡器、分频器、计秒电路、计分电路、计时电路组成。计时采 用24h和12h两种。当接通电源或数字钟走时出现误差,都需要对数字钟作时、 分、秒时间校正。本次设计的具体要求如下: 1、 显示时、分、秒的十进制显示,采用 24小时制。 2、 校时功能。 3、 整点报时。 、设计思路 1、数字钟的组成原理图 数字式电子钟实际上是一个对标准 1Hz进行计数的计数电路!秒计数器满 60后向分计数器进位,,分计数器满60后向时计数器进位,时计数器按24翻1 规律计数,计数输出经译码器送LED显示器,由于计数的起始时间不可能与标准 时间一致,故需要在电路上加上一个校时电路。 同时标准的1HZ时间信号必须做 到准确、稳定,通常使用石英晶体振荡器电路构成, 如下图所示为数字式电子钟 的构成原理框图。 秒显示器秒译码器—时计数器振荡器校时电路分频器 秒显示器 秒译码器 — 时计数器 振荡器 校时电路 分频器 2、数字钟设计方案 为完成上述功能, 可以把数字钟系统划分为三部分: 时针源 (即标准秒钟的产生 电路)主体电路,扩展电路。主体电路EDA设计又可划分为计时电路、校时电路、 译码显示电路 3部分。 3、底层电路设计 时针源——晶体振荡器电路给数字式电子钟提供一个频率稳定、准确的 32768HZ勺方波信号,将32768HZ勺高频方波信号经32768次分频后得到1Hz的方 波信号供秒计数器进行计数 , 实现该分频功能的计数器相当于 15 级二进制计数 器。 计时电路——时间计数器电路由秒个位、 秒十位计数器,分个位、分十位 计数及时个位、时十位计数电路构成。其中,秒个位和秒十位计数器,分个位和 分十位计数为六十进制计数器, 而根据设计要求时个位和时十位构成的为二十四 进制计数器,时间计数单元共有:时计数,分计数和秒计数 3部分,根据设计要 求时计数单元为一个二十四进制计数器,共输出为两位 8421BC码形式;分计数 和秒计数单元为六十进制计数器!,共输出也为两位8421BC码。图1和图2分别 给出了 60进制计数器和 24进制逻辑图。 图一、 60进制计数器 图二、 24进制计数器 校时电路——当刚接通电源或走时出现误差时都需要对时间进行校正。 对时 间的校正是通过截断正常的计数通路, 而用频率较高的方波信号加到其需要校正 的计数单元的输入端 ! 这样可以很快使校正的时间调整到标准时间的数值, 这时 再将选择开关打向正常时就可以准确走时了。如图 3所示为时、分、秒校时的校 时电路。在校时电路中,其实现方法是采用计数脉冲和计数使能来实现校时的。 译码 显示电 路一一为了将计数器输出的8421BC码显示出来,须用显示 译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的 电流,这种译码器通常称为七段译码显示驱动器电路, 本设计可选器件 7447为 译码驱动电路。译码驱动电路将计数器输出的 8421BC码转换为数码管需要的逻 辑状态,并且为保证数码管正常工作提供足够的工作电流。 4、数字钟顶层电路设计 首先按前面的设计方案进行低层模块的设计与编辑仿真, 正确无误后, 即可 将设计的低层模块转化为与之相对应的元件符号, 而后我们就可以用这些元件符 号来设计数字钟的顶层原理图,如图 4所示。本设计中要仿真的对象为数字钟, 须设定一个1HZ勺输入时钟信号和一个校时脉冲SET,模拟的设置开关信号MOD的 波形,为了能够看到合适的仿真结果,假定网络时间(Girl Size) 为10.0ns,总模 拟的时间(END TIME为3ms。 三、软件仿真 1、60进制计数器的仿真结果如下: Jilt 駆t Jin [曲曲ip {tilt hi 毓 m linlir 砂 ,J l Ou Ou 60进制计数器仿真波形图 2、24进制计数器仿真结果如下: -1 ir reset i n ! 1 — — 一 ——- 1 nL n Sdsod H2D I 1 」! 1. 2 f 23 : I ? i Di 24进制计数器仿真波形图 3、数字钟的顶层电路仿真结果如下: 数字钟的顶层电路波形仿真图 四、讨论 数字时钟基于MAXnplus II设计,经过软件仿真并下载到硬件(电子EDA实 验开发系统)实现,结果表明本设计是合理可行的,但是感觉很繁琐,是不是可 以考虑一种过程简单一点的呢?通过查阅大量资料发现是可以的。 其另一种设计 思想及方法是以语言描述为主,原理图设计相结合。但是使用过多可能会导致编 译失败。所以在设计的过程中,如何取舍是一个难题,本人认为对于我这样基础 不是很扎实的,采用前者是比较合理的。 五、参考文献 (1)辉宜,数字逻辑 中国科学技术大学

文档评论(0)

laugh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档