- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Quartus软件使用指南研究;实验一; 为了尽快的了解该软件,这节课以课堂上讲的2选1多路选择器这个示例,作为软件使用向导,只要对此实验的整个流程操作一遍,你就会对EDA软件的使用方法有个初步的了解.;在资源管理建立文件夹如D:\mux2_1;打开QUARRUSII软件,新建文本编辑窗口;选择VHDL FILE;输入文本文件;保存文件,注意保存的文件名要和文本的实体名一致,保存的路径就是你刚才在硬盘上创建的一个文件夹;选择下一步;这个按钮也可以;编译成功;建立仿真文件;在空白处双击鼠标左键;点击”LIST”;设置仿真结束时???;选择A输入端口,电击’OVERWRITER CLOCK”按纽;设置”S”的信号,先用鼠标按住左键拖一节变成蓝色,再点击左边置高电平按纽,使所拖的一节变高电平;保存好文件,默认文件名;启动仿真;;选择仿真工具;点击生成功能仿真网表;网表生成成功;点击开始按钮;查看网表;点击RTL viewer;这就是程序所描述的2选一逻辑块;实验二;半加器程序
;全加器
;实验步骤
(1)在硬盘里面新建一个文件,比如在 D 盘新建一个文件夹名为f_adder
(2)打开quartursII8.0,选择新建工程,如下图所示;(3)为工程选择目录,如下图所示;(4)目录选择完毕,给顶层命名,这里取名为f_adder
;(5)其它选择默认,芯片选择同第二课一样
(6)点击“finish”完成工程向导
(7)新建文本,先输入半加器文本,再输入全加器文本。用两个文本,分别输入
(8)编译,仿真
;功能仿真波形图;观察网表;作业:实现一个4位的加法器
实体如下
;实验三;本次试验重点实践VHDL语言的库、 程序包、 实体 、结构体;一个程序通常有四部分组成,库和程序包、实体、结构体、配置
每写一个程序,都应该申明库和程序包
一个程序里面含有一个实体,结构体有多个,当有多个结构体时,需要用配置语句来说明;
;;功能仿真:功能仿真主要是去验证开发人员设计的逻辑,仿真时内部不含有延时信息
时序仿真:该仿真能够比较真实的反应逻辑在芯片内部的信息,不仅能够反映出逻辑功能,还能反映包含走线延时或逻辑延时的时序。
目前我们还在初级阶段,建议做功能仿真即可;一个工程或设计可能由多个文件构成,但是顶层文件就一个。通常在顶层文件上去调用已经设计好的底层文件。
在多层次的设计中,高层次的设计模块调用低层次的设计模块,构成模块化的设计。;Quartus软件使用指南研究;Quartus软件使用指南研究;在使用quartusII的时候,要注意每一个设计都需要一个工程,无论这个设计有多大,都要一个工程来支持。在做的时候,可以先在硬盘里面新建文件夹,下一步就是创建工程,工程存放的路径就是你所创建的文件夹。这样方面有利于后续工作的进行,有错的时候也比较容易排错。;新建工程时,第一步是选择路径
第二步是给工程命名,注意:工程名最好和顶层文件名保持一致。例如,一个顶层文件名为f_adder,那么在创建工程时,应该给这个工程取名为f_adder.
;Quartus软件使用指南研究;时序图的分析;功能仿真步骤;Click me!;创建波形文件
由于分析与综合,没有产生仿真网表,所以不可以直接点击仿真按钮,需要先生成功能仿真网表
操作如下
;Quartus软件使用指南研究;点击它,生成功能仿真网表,完毕以后,点击开始按钮即可以仿真;多位加法器实现;多为加法器实现原理;新建文件夹 命名为n_adder
把h_adder.vhd,f_adder.vhd,拷贝到这个文件里面,后面要使用这两个文件
新建工程,工程因为n_adder
;新建一个程序包;编写顶层文件;Quartus软件使用指南研究;编译,仿真,验证逻辑是否正确
当ain=11,bin=10,cin=0,sum=5,cout=1,
当ain=11,bin=10,cin=1,sum=6,cout=1;Quartus软件使用指南研究;思考;实验四 时序电路 ;按照实验二步骤,先完成工程创建,接着编写源文件。
;可以再新建一个工程来做,也可以在第一个源文件的基础上稍作修改;仿真的文件的设置;源文件1的结果
您可能关注的文档
- WLAN关键技术点系统的培训胶片V1.0.ppt
- TRIZ创新基本的理论.ppt
- TPRI贫煤锅炉掺烧烟煤技术的全面介绍.ppt
- TD-SCDMA无线网络规划勘测的指导作业.ppt
- S版语文小学六年级的自然之道.ppt
- SVA电视节整合传播的策略方案.ppt
- TD-SCDMA室内覆盖解决的策略方案.ppt
- “爱能”空调添加剂产品的总体介绍版.ppt
- WLAN原理及基础知识的全面介绍.ppt
- SL1500风力发电机组项目部培训的学习资料.ppt
- 医学生 疑难立克次体病查房课件.pptx
- 2025年服务业阿富汗语设计培训课程研究报告.docx
- 深度解析(2026)《SYT 5326.2-2017井壁取心技术规范 第2部分:钻进式》.pptx
- 《珍惜青春 拒绝早恋》主题班会PPT文档23页.pptx
- 《乡村末端配送数据监测2025:低空物流无人机电池更换站能源管理》.docx
- 2025年智慧环保大数据分析污染监测与治理方案报告.docx
- 2025年高端茶消费升级市场趋势分析报告.docx
- 2025年增强现实在智能交通系统市场应用深度研究.docx
- 《2025年智能养老社区适老化设施配置与健康管理服务研究》.docx
- 2025年伊朗语培训机构品牌定位策略分析报告.docx
原创力文档


文档评论(0)